[發(fā)明專利]一種時(shí)序及波形生成裝置及方法在審
| 申請?zhí)枺?/td> | 201811243490.2 | 申請日: | 2018-10-24 |
| 公開(公告)號: | CN109143045A | 公開(公告)日: | 2019-01-04 |
| 發(fā)明(設(shè)計(jì))人: | 孟楊;鄧標(biāo)華 | 申請(專利權(quán))人: | 武漢精鴻電子技術(shù)有限公司 |
| 主分類號: | G01R31/3185 | 分類號: | G01R31/3185 |
| 代理公司: | 武漢科皓知識產(chǎn)權(quán)代理事務(wù)所(特殊普通合伙) 42222 | 代理人: | 薛玲 |
| 地址: | 430070 湖北省武漢市洪*** | 國省代碼: | 湖北;42 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 波形控制器 時(shí)序 時(shí)序產(chǎn)生器 向量發(fā)生器 測試向量 碼型 波形處理單元 波形生成裝置 時(shí)序信息 測試向量轉(zhuǎn)換 自動測試設(shè)備 時(shí)序發(fā)生器 子處理單元 波形信號 測試周期 輸出時(shí)序 信號產(chǎn)生 信號分配 分配器 格式器 | ||
1.一種時(shí)序及波形生成裝置,其特征在于,包括:一向量發(fā)生器、分別與所述向量發(fā)生器連接的多組時(shí)序及波形處理單元;每組時(shí)序及波形處理單元由一個(gè)時(shí)序產(chǎn)生器和一個(gè)波形控制器構(gòu)成,時(shí)序產(chǎn)生器與波形控制器連接;
所述向量發(fā)生器用于為所述多組時(shí)序及波形處理單元提供測試向量和時(shí)序信息;
所述時(shí)序產(chǎn)生器用于根據(jù)時(shí)序信息產(chǎn)生定時(shí)沿;
所述波形控制器用于根據(jù)定時(shí)沿將該測試向量轉(zhuǎn)換成波形信號。
2.根據(jù)權(quán)利要求1所述的時(shí)序及波形生成裝置,其特征在于,所述向量發(fā)生器由一個(gè)向量存儲器、一個(gè)序列控制器和一個(gè)時(shí)序存儲器構(gòu)成;所述的向量存儲器、序列控制器和時(shí)序存儲器依次連接。
3.根據(jù)權(quán)利要求2所述的時(shí)序及波形生成裝置,其特征在于,所述向量存儲器用于存儲所述多組時(shí)序及波形處理單元測試所需測試向量;所述時(shí)序儲存器用來存儲多組時(shí)序及波形處理單元功能測試所需的時(shí)序配置信息;序列控制器按照測試流程以測試周期的節(jié)拍從所述向量存儲器和所述時(shí)序存儲器讀取測試向量和對應(yīng)時(shí)序。
4.根據(jù)權(quán)利要求3所述的時(shí)序及波形生成裝置,其特征在于,所述時(shí)序儲存器為每組時(shí)序及波形處理單元提供32組獨(dú)立的時(shí)序配置。
5.根據(jù)權(quán)利要求1所述的時(shí)序及波形生成裝置,其特征在于,所述向量發(fā)生器支持時(shí)序及波形處理單元測試的數(shù)量為N,N≥256,且N為正整數(shù)。
6.根據(jù)權(quán)利要求1所述的時(shí)序及波形生成裝置,其特征在于,所述時(shí)序產(chǎn)生器由8組相同結(jié)構(gòu)且獨(dú)立的定時(shí)沿產(chǎn)生電路構(gòu)成,所述定時(shí)沿產(chǎn)生電路為3級定時(shí)電路,由一個(gè)可編程計(jì)數(shù)器、一個(gè)高速并串轉(zhuǎn)換器以及一個(gè)可編程延時(shí)鏈構(gòu)成;所述的可編程計(jì)數(shù)器、高速并串轉(zhuǎn)換器以及可編程延時(shí)鏈依次連接。
7.根據(jù)權(quán)利要求6所述的時(shí)序及波形生成裝置,其特征在于,所述可編程計(jì)數(shù)器用于實(shí)現(xiàn)粗定時(shí),粗定時(shí)精度為а且а>5ns;所述高速并串轉(zhuǎn)換器用于實(shí)現(xiàn)細(xì)定時(shí),細(xì)定時(shí)精度為а/4;可編程延時(shí)鏈用于實(shí)現(xiàn)精定時(shí),所述可編程延時(shí)鏈包括32級延時(shí)單元,精定時(shí)精度為а/128。
8.根據(jù)權(quán)利要求7所述的時(shí)序及波形生成裝置,其特征在于:所述可編程計(jì)數(shù)器、所述高速并串轉(zhuǎn)換器以及所述可編程延時(shí)鏈均有周期控制接口timeset和補(bǔ)償控制接口offset,timeset用于設(shè)置當(dāng)前周期的定時(shí)沿時(shí)刻,offset用于設(shè)置該定時(shí)沿的延時(shí)偏差補(bǔ)償。
9.根據(jù)權(quán)利要求1所述的時(shí)序及波形生成裝置,其特征在于:所述波形控制器由一個(gè)信號分配器和一個(gè)碼型格式器構(gòu)成;所述信號分配器和碼型格式器連接。
10.根據(jù)權(quán)利要求9所述的時(shí)序及波形生成裝置,其特征在于:所述信號分配器將每個(gè)定時(shí)沿信號分配到所述碼型格式器對應(yīng)的子處理單元;所述碼型格式器具有多個(gè)獨(dú)立的子處理單元,所述碼型格式器結(jié)合測試向量和定時(shí)沿輸出時(shí)序波形。
11.根據(jù)權(quán)利要求1所述的時(shí)序及波形生成裝置,其特征在于:所述每組時(shí)序及波形處理單元還包括一驅(qū)動器,所述驅(qū)動器與所述波形控制器連接;所述驅(qū)動器用于對輸出波形進(jìn)行電平調(diào)制。
12.一種利用權(quán)利要求10所述的時(shí)序及波形生成裝置進(jìn)行時(shí)序及波形生成方法,其特征在于,包括:
步驟1:所述信號分配器將每個(gè)定時(shí)沿信號分配到所述碼型格式器對應(yīng)的子處理單元碼型中;
步驟2:所述碼型格式器接收所述向量發(fā)生器提供的測試向量,在每個(gè)測試周期測試向量根據(jù)其測試周期碼型,結(jié)合子處理單元碼型對應(yīng)的定時(shí)沿信號產(chǎn)生波形。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于武漢精鴻電子技術(shù)有限公司,未經(jīng)武漢精鴻電子技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811243490.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
- 一種LED顯示系統(tǒng)的數(shù)據(jù)通信方法
- 用于顯示器的時(shí)序控制器
- 基于靜態(tài)分析的異步電路時(shí)序檢查方法
- 時(shí)序信號生成方法、裝置、邏輯電路板及存儲介質(zhì)
- 一種視頻的時(shí)序動作檢測方法、裝置、設(shè)備及存儲介質(zhì)
- 調(diào)整時(shí)序的方法、裝置、計(jì)算機(jī)設(shè)備及介質(zhì)
- 一種時(shí)序分析方法、裝置、電子設(shè)備及存儲介質(zhì)
- 基于人工智能的數(shù)據(jù)檢測方法、裝置、服務(wù)器及存儲介質(zhì)
- 一種時(shí)序電路優(yōu)化方法、裝置及其存儲介質(zhì)
- 一種基于分布式的靜態(tài)時(shí)序分析方法





