[發明專利]一種基于FPGA的圖形并發傳輸系統及方法在審
| 申請號: | 201811094874.2 | 申請日: | 2018-09-19 |
| 公開(公告)號: | CN109300081A | 公開(公告)日: | 2019-02-01 |
| 發明(設計)人: | 徐培力;袁浩;許建平 | 申請(專利權)人: | 中國船舶重工集團公司第七0九研究所 |
| 主分類號: | G06T1/20 | 分類號: | G06T1/20;G06F13/16 |
| 代理公司: | 武漢河山金堂專利事務所(普通合伙) 42212 | 代理人: | 胡清堂;陳懿 |
| 地址: | 430000 湖北省*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 圖形數據 并發傳輸 可擴展性 多路 顯示陣列 并發性 并行性 上位機 解析 微觀 | ||
1.一種基于FPGA的圖形并發傳輸系統,其特征在于,所述系統包括FPGA主控板(1)、與FPGA主控板(1)電連接的上位機(2)、與FPGA主控板(1)電連接的OLED顯示陣列模塊(3)。
2.根據權利要求1所述一種基于FPGA的圖形并發傳輸系統,其特征在于,所述FPGA主控板(1)上設有與其電連接的ARM處理器(10)、USB接口(11)和AXI DMA圖形數據傳輸通道(12),所述FPGA主控板(1)上還設有與其電連接的DDR存儲模塊(13)以及Flash存儲器模塊(14)。
3.根據權利要求1所述一種基于FPGA的圖形并發傳輸系統,其特征在于,所述上位機(2)通過USB接口(11)與FPGA主控板(1)電連接,所述FPGA主控板(1)通過內設的AXI DMA圖形數據傳輸通道(12)接口與OLED顯示陣列模塊(3)電連接進行傳輸通訊。
4.一種基于FPGA的圖形并發傳輸方法,其特征在于,所述方法包括以下步驟:
S1、上位機通過USB接口將封裝的圖形數據傳輸至FPGA主控板;
S2、FPGA主控板接收圖形數據并解析后,將數據存放至DDR存儲模塊;
S3、FPGA主控板配置AXI DMA圖形數據傳輸通道后,由所述AXI DMA圖形數據傳輸通道將圖形數據傳輸至OLED顯示陣列模塊。
5.根據權利要求4所述一種基于FPGA的圖形并發傳輸方法,其特征在于,上位機傳輸的圖形數據的格式為特定RGB565格式。
6.根據權利要求4所述一種基于FPGA的圖形并發傳輸方法,其特征在于,所述FPGA主控板配置多路AXI DMA圖形數據傳輸通道。
7.根據權利要求6所述一種基于FPGA的圖形并發傳輸方法,其特征在于,所述OLED顯示陣列模塊的每一個OLED顯示陣列均對應著一路AXI DMA圖形數據傳輸通道,每一路AXI DMA圖形數據傳輸通道彼此獨立。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國船舶重工集團公司第七0九研究所,未經中國船舶重工集團公司第七0九研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811094874.2/1.html,轉載請聲明來源鉆瓜專利網。





