[發(fā)明專利]包括恒定地控制感測操作的位線讀出放大器的存儲器裝置有效
| 申請?zhí)枺?/td> | 201810959564.6 | 申請日: | 2018-08-22 |
| 公開(公告)號: | CN109559771B | 公開(公告)日: | 2023-08-22 |
| 發(fā)明(設(shè)計)人: | 李玟洙;金宗哲 | 申請(專利權(quán))人: | 三星電子株式會社 |
| 主分類號: | G11C11/4091 | 分類號: | G11C11/4091 |
| 代理公司: | 北京天昊聯(lián)合知識產(chǎn)權(quán)代理有限公司 11112 | 代理人: | 張帆;趙南 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 包括 恒定 控制 操作 讀出 放大器 存儲器 裝置 | ||
1.一種存儲器裝置,包括:
多個存儲器單元塊,其中每個存儲器單元塊包括多個存儲器單元;
多個位線讀出放大器塊,其排列在所述多個存儲器單元塊之間,并且包括執(zhí)行用于感測和放大所述存儲器單元的數(shù)據(jù)的感測操作的位線讀出放大器;以及
感測匹配控制電路,其連接至一個或多個位線讀出放大器塊,并且確定分別供應(yīng)至第一感測驅(qū)動電壓線和第二感測驅(qū)動電壓線的電流的水平,其中,所述第一感測驅(qū)動電壓線和所述第二感測驅(qū)動電壓線連接至所述一個或多個位線讀出放大器塊的與所述感測匹配控制電路連接的位線讀出放大器,
其中,基于所述第一感測驅(qū)動電壓線和所述第二感測驅(qū)動電壓線的電流的水平來驅(qū)動所述一個或多個位線讀出放大器塊的位線讀出放大器,所述電流的水平由所述感測匹配控制電路確定,
其中,所述感測匹配控制電路包括:
第一電流源;
第一感測驅(qū)動電壓驅(qū)動器;以及
第一比較器,其接收連接在所述第一電流源和所述第一感測驅(qū)動電壓驅(qū)動器的輸入端子之間的第一節(jié)點的第一內(nèi)部電壓以及第一參考電壓,以輸出第一感測驅(qū)動控制信號,
其中,所述第一感測驅(qū)動電壓驅(qū)動器基于所述第一感測驅(qū)動控制信號將所述第一內(nèi)部電壓提供到所述第一感測驅(qū)動電壓線和所述第二感測驅(qū)動電壓線中的給定的感測驅(qū)動電壓線。
2.根據(jù)權(quán)利要求1所述的存儲器裝置,其中,所述感測匹配控制電路包括電壓分配器,所述電壓分配器包括串聯(lián)連接的電阻器和與所述電阻器并聯(lián)連接的熔絲,其中
所述電壓分配器基于所述熔絲是否被切斷來存儲感測驅(qū)動控制信號,并且
響應(yīng)于所述感測驅(qū)動控制信號來確定分別供應(yīng)至所述第一感測驅(qū)動電壓線和所述第二感測驅(qū)動電壓線的電流的水平。
3.根據(jù)權(quán)利要求2所述的存儲器裝置,其中,所述感測匹配控制電路在所述位線讀出放大器的感測操作之前將所述感測驅(qū)動控制信號存儲在所述電壓分配器中。
4.根據(jù)權(quán)利要求3所述的存儲器裝置,其中,在制造所述存儲器裝置的處理中,將所述感測驅(qū)動控制信號存儲在所述電壓分配器中。
5.根據(jù)權(quán)利要求1所述的存儲器裝置,其中,
所述第一電流源連接至第一內(nèi)部電壓線;
所述第一比較器將所述第一內(nèi)部電壓線的所述第一內(nèi)部電壓的電平與所述第一參考電壓的電平進(jìn)行比較,并且當(dāng)所述第一內(nèi)部電壓的電平等于所述第一參考電壓的電平時產(chǎn)生所述第一感測驅(qū)動控制信號;以及
所述第一感測驅(qū)動電壓驅(qū)動器響應(yīng)于所述第一感測驅(qū)動控制信號而將所述第一內(nèi)部電壓線與所述第一感測驅(qū)動電壓線連接,并且基于所述第一感測驅(qū)動電壓線的確定的電流水平來驅(qū)動所述第一感測驅(qū)動電壓線。
6.根據(jù)權(quán)利要求5所述的存儲器裝置,其中,所述第一感測驅(qū)動電壓驅(qū)動器包括NMOS晶體管,所述NMOS晶體管包括連接至提供所述第一感測驅(qū)動控制信號的節(jié)點的柵極,并且連接在所述第一內(nèi)部電壓線與所述第一感測驅(qū)動電壓線之間。
7.根據(jù)權(quán)利要求5所述的存儲器裝置,其中,所述第一感測驅(qū)動電壓驅(qū)動器包括PMOS晶體管,所述PMOS晶體管包括連接至提供所述第一感測驅(qū)動控制信號的節(jié)點的柵極,并且連接在所述第一內(nèi)部電壓線與所述第一感測驅(qū)動電壓線之間。
8.根據(jù)權(quán)利要求1所述的存儲器裝置,其中,
所述第一電流源連接至第一內(nèi)部電壓線;
所述第一比較器將所述第一內(nèi)部電壓線的所述第一內(nèi)部電壓的電平與所述第一參考電壓的電平進(jìn)行比較,并且當(dāng)所述第一內(nèi)部電壓的電平等于所述第一參考電壓的電平時產(chǎn)生所述第一感測驅(qū)動控制信號;以及
所述第一感測驅(qū)動電壓驅(qū)動器響應(yīng)于所述第一感測驅(qū)動控制信號而將所述第一內(nèi)部電壓線與所述第二感測驅(qū)動電壓線連接,并且基于所述第二感測驅(qū)動電壓線的確定的電流水平來驅(qū)動所述第二感測驅(qū)動電壓線。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于三星電子株式會社,未經(jīng)三星電子株式會社許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810959564.6/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:具有降低的基線刷新速率與對弱單元的附加刷新的存儲器芯片
- 下一篇:位單元





