[發明專利]寄存器及其初始化方法有效
| 申請號: | 201810272612.4 | 申請日: | 2018-03-29 |
| 公開(公告)號: | CN108563463B | 公開(公告)日: | 2020-11-13 |
| 發明(設計)人: | 高新軍;謝文剛;吳志遠;邱鈞華;陳柳明 | 申請(專利權)人: | 深圳市國微電子有限公司 |
| 主分類號: | G06F9/30 | 分類號: | G06F9/30 |
| 代理公司: | 深圳中一專利商標事務所 44237 | 代理人: | 官建紅 |
| 地址: | 518000 廣東省深圳市南*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 寄存器 及其 初始化 方法 | ||
1.一種寄存器,其特征在于,包括:
第一時鐘端口,用于輸入第一時鐘信號;
第二時鐘端口,用于輸入第二時鐘信號;
第三時鐘端口,用于輸入第三時鐘信號;
狀態控制模塊,用于接收所述第一時鐘信號,在所述第一時鐘信號為第一狀態時接收并輸出初始化信號;
負鎖存器,與所述狀態控制模塊連接,所述負鎖存器用于接收所述第一時鐘信號和所述第二時鐘信號,在所述第一時鐘信號為第一狀態且所述第二時鐘信為第二狀態時導通,且接收并輸出所述初始化信號;
第一門控反相器,與所述負鎖存器連接,所述第一門控反相器用于接收所述第三時鐘信號,并根據所述第三時鐘信號進行導通或者關斷;
正鎖存器,與所述第一門控反相器連接,所述正鎖存器用于接收所述第三時鐘信號,在所述第三時鐘信號為第一狀態時導通,且接收并輸出所述初始化信號;
第一反向器,與所述正鎖存器連接,用于接收并輸出所述初始化信號,以完成對所述寄存器的初始化;
所述狀態控制模塊包括:第二門控反相器和第三門控反相器;
所述第二門控反相器的反向控制端和所述第三門控反相器的正向控制端接收所述第一時鐘信號,所述第二門控反相器的正向控制端以及所述第三門控反相器的反向控制端接所述第一時鐘信號的反向信號,所述第二門控反相器的信號輸入端用于在所述第一時鐘信號為第一狀態時接收所述初始化信號,所述第三門控反相器的信號輸入端用于在所述第一時鐘信號為第二狀態時接收工作信號,所述第二門控反相器的信號輸出端和所述第三門控反相器的信號輸出端接所述負鎖存器。
2.根據權利要求1所述的寄存器,其特征在于,所述第二門控反相器包括:第一PMOS管、第二PMOS管、第一NMOS管以及第二NMOS管;
所述第一PMOS管的柵極和所述第二NMOS管的柵極為所述第二門控反相器的信號輸入端,所述第一PMOS管的源極接電源,所述第一PMOS管的漏極接所述第二PMOS管的源極,所述第二PMOS管的柵極為所述第二門控反相器的正向控制端,所述第二PMOS管的漏極和所述第一NMOS管的漏極為所述第二門控反相器的信號輸出端,所述第一NMOS管的柵極為所述第二門控反相器的反向控制端,所述第一NMOS管的源極接所述第二NMOS管的漏極,所述第二NMOS管的源極接地。
3.根據權利要求1所述的寄存器,其特征在于,所述第三門控反相器包括:第三PMOS管、第四PMOS管、第三NMOS管以及第四NMOS管;
所述第三PMOS管的柵極和所述第四NMOS管的柵極為所述第三門控反相器的信號輸入端,所述第三PMOS管的源極接電源,所述第三PMOS管的漏極接所述第四PMOS管的源極,所述第三PMOS管的柵極為所述第三門控反相器的正向控制端,所述第四PMOS管的漏極和所述第三NMOS管的漏極為所述第三門控反相器的信號輸出端,所述第三NMOS管的柵極為所述第三門控反相器的反向控制端,所述第三NMOS管的源極接所述第四NMOS管的漏極,所述第四NMOS管的源極接地。
4.根據權利要求1所述的寄存器,其特征在于,所述負鎖存器包括第四門控反相器以及第二反向器;
所述第四門控反相器的信號輸出端和所述第二反向器的輸入端接所述狀態控制模塊,所述第四門控反相器的信號輸入端和所述第二反向器的輸出端接所述第一門控反相器;
所述第四門控反相器的第一正向控制端用于接收所述第一時鐘信號,所述第四門控反相器的第二正向控制端用于接收所述第二時鐘信號,所述第四門控反相器的第一反向控制端用于接收所述第一時鐘信號的反向信號,所述第四門控反相器的第二反向控制端用于接收所述第二時鐘信號的反向信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市國微電子有限公司,未經深圳市國微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810272612.4/1.html,轉載請聲明來源鉆瓜專利網。





