[發明專利]一種憶感器的等效模擬電路有效
| 申請號: | 201810111007.9 | 申請日: | 2018-02-05 |
| 公開(公告)號: | CN108416102B | 公開(公告)日: | 2021-08-31 |
| 發明(設計)人: | 王光義;鄭利京;韓春艷;馬德明 | 申請(專利權)人: | 杭州電子科技大學 |
| 主分類號: | G06F30/36 | 分類號: | G06F30/36 |
| 代理公司: | 浙江千克知識產權代理有限公司 33246 | 代理人: | 周希良 |
| 地址: | 310018 浙*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 憶感器 等效 模擬 電路 | ||
1.一種憶感器的等效模擬電路,其特征在于:該電路基于下述數學模型而設計:
其中i(t)表示憶感器電流,表示憶感器磁通,k、a、b為系數,
電路的具體結構是:
輸入電壓U通過一個電阻R1與集成運算放大器U1的2引腳連接,電阻R2通過和電容C1并聯,兩端分別接到集成運算放大器U1的2引腳和1引腳;集成運算放大器U1的3引腳接地,集成運算放大器U1的4引腳接電源VCC;集成運算放大器U1的引腳1通過電阻R4連接到集成運算放大器U1的5引腳、電阻R3和電容C2并聯的一端,電阻R3和電容C2并聯的另一端連接到集成運算放大器U1的7引腳;集成運算放大器U1的1引腳連接到集成運算放大器U1的9引腳,集成運算放大器U1的9引腳通過電阻R6連接到集成運算放大器U1的8引腳,集成運算放大器U1的8引腳連接電阻R5;外加電壓U0通過R8、R9連接到集成運算放大器U1的14引腳;其中集成運算放大器U1的引腳1、2、3與電阻R1、電阻R2和電容C1構成積分運算電路,實現將電壓U積分后轉換為磁通;集成運算放大器U1的5、6、7引腳對應的運算放大器,與電阻R3、R4組成積分運算放大器,將磁通進行積分運算,得到磁通量的積分量;集成運算放大器U1的8、9、10引腳與電阻R5、R6組成反相器,將磁通量進行取反,得到正的磁通量;集成運算放大器U1的12、13、14引腳與電阻R7、R8、R9組成加法器,得到指數項的指數;
乘法器U2的1、3引腳連接到集成運算放大器U1的7引腳,其余的引腳2、4、6引腳接地,8引腳接電源VCC,5引腳接電源VEE;乘法器U2的7引腳通過電阻R7連接到集成運算放大器U1的13引腳,其中乘法器U2的1、3、7引腳實現乘法運算,將磁通量積分和磁通量積分相乘;
乘法器U3的1引腳連接電阻R5的一端,乘法器U3的3引腳通過電阻R12連接到集成運算放大器U4的14引腳;乘法器U3的2、4、6引腳接地,乘法器U3的8引腳接電源VCC,乘法器U3的5引腳接電源VEE;其中乘法器U3的1、3、7引腳實現乘法運算,將指數項和磁通量相乘;
集成運算放大器U1的14引腳通過二極管MBR1045連接到集成運算放大器U4的13引腳,外界電壓-1V通過電阻R15、R14連接到U4的8引腳,其中集成運算放大器U4的12、13、14引腳與二極管MBR1045、電阻R12組成指數電路;集成運算放大器U4的8、9、10引腳與電阻R13、R14、R15組成加法電路;
所述的集成運算放大器U1、U4采用LF347N;乘法器U2和乘法器U3采用AD633。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州電子科技大學,未經杭州電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810111007.9/1.html,轉載請聲明來源鉆瓜專利網。





