[發明專利]數模轉換中故障表征有效
| 申請號: | 201810033429.9 | 申請日: | 2018-01-11 |
| 公開(公告)號: | CN108306643B | 公開(公告)日: | 2021-10-22 |
| 發明(設計)人: | P·恩懷特;M·閔西卡;F·唐尼 | 申請(專利權)人: | 亞德諾半導體集團 |
| 主分類號: | H03M1/10 | 分類號: | H03M1/10 |
| 代理公司: | 中國貿促會專利商標事務所有限公司 11038 | 代理人: | 張鑫 |
| 地址: | 百慕大群島(*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數模 轉換 故障 表征 | ||
1.一種用于表征與數模轉換器DAC電路相關的瞬變行為的方法,所述方法包括:
在DAC電路的輸入端接收第一輸入事件和隨后的第二輸入事件,從而在DAC電路的輸出端產生第一瞬變和隨后的第二瞬變;和
對來自由第一輸入事件產生的第一瞬變的第一貢獻與來自由第二輸入事件產生的第二瞬變的第二貢獻求和,以確定代表所述第一瞬變和第二瞬變的DAC電路輸出偏移值。
2.權利要求1所述的方法,還包括:以指定的重復率產生第一輸入事件和第二輸入事件;和
其中所述DAC電路輸出偏移值對應于所述指定的重復率。
3.權利要求2所述的方法,包括使用所述輸出偏移值來估計代表性瞬變故障區域值。
4.權利要求2所述的方法,其中所述第一輸入事件和第二輸入事件包括第一DAC電路寄存器寫入和第二DAC電路寄存器寫入。
5.權利要求4所述的方法,其中所述DAC電路寄存器寫入包括缺少輸出電平偏移的DAC電路輸出更新。
6.權利要求4所述的方法,其中所述DAC電路寄存器寫入包括DAC電路輸出更新,所述DAC電路輸出更新包括DAC電路輸出中的直流DC值階躍變化。
7.權利要求6所述的方法,其中所述DAC電路寄存器寫入包括輸出更新,所述輸出更新包括在第一時段期間的第一極性DC值階躍變化和在第二時段期間的第二相反極性DC值階躍變化。
8.權利要求7所述的方法,其中使用積分器電路對第一貢獻與第二貢獻求和,該方法還包括:將輸入極性交換到所述積分器電路,使得在所述第一時段期間使用第一輸入極性,并且在所述第二時段期間使用第二相反的輸入極性。
9.權利要求1所述的方法,其中所述第一輸入事件和第二輸入事件包括第一DAC電路寄存器寫入和第二DAC電路寄存器寫入,所述第一和第二DAC電路寄存器寫入包括與DAC電路輸出更新命令相關的寄存器寫入的第一部分、和與DAC電路輸出更新命令不關聯的寄存器寫入的第二部分;和
其中該方法包括對應于不關聯的輸出更新命令的DAC電路寄存器寫入去除所述輸出偏移值的基線貢獻,以確定對應于DAC電路輸出更新事件的輸出偏移值。
10.權利要求1所述的方法,其中使用積分器電路對第一貢獻與第二貢獻求和,
其中所述積分器電路位于包括DAC電路的共享集成電路內;和
其中該方法包括將表示第一和第二瞬變的輸出偏移值與指定的閾值進行比較,以根據最低有效位(LSB)貢獻的計數來確定輸出偏移值;該方法還包括:
對應于所述計數來應用偏移補償。
11.權利要求10所述的方法,其中使用至少部分LSB貢獻應用所述偏移補償。
12.一種數模轉換器DAC電路,包括:
輸入端,被配置為接收第一數字輸入和隨后的第二數字輸入,第一數字輸入和隨后的第二數字輸入被配置為在DAC的模擬輸出處觸發第一瞬變和隨后的第二瞬變;
被配置為將來自由第一數字輸入觸發的第一瞬變的第一貢獻與來自由第二數字輸入觸發的第二瞬變的第二貢獻求和,以確定表示第一瞬變和第二瞬變的DAC電路輸出偏移值的電路;和
偏移補償電路,被配置為對應于確定的DAC電路輸出偏移值將偏移補償應用于所述模擬輸出。
13.權利要求12所述的DAC電路,其中被配置為第一貢獻與第二貢獻求和的電路包括積分器電路,其中所述積分器電路包括電容器;和
其中所述偏移補償電路包括比較器電路,所述比較器電路包括耦合所述電容器的輸入,所述比較器電路被布置為將由所述電容器上的電壓表示的DAC電路輸出偏移值與指定的閾值進行比較以確定輸出偏移值;和
其中所述DAC電路被配置為響應于所述比較器電路的輸出應用偏移補償。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于亞德諾半導體集團,未經亞德諾半導體集團許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810033429.9/1.html,轉載請聲明來源鉆瓜專利網。





