[實用新型]時鐘樹單元、時鐘網絡結構及FPGA時鐘結構有效
| 申請號: | 201721678716.2 | 申請日: | 2017-12-06 |
| 公開(公告)號: | CN207571741U | 公開(公告)日: | 2018-07-03 |
| 發明(設計)人: | 馮曉玲;劉晶;賈紅;程顯志;陳維新;韋嶔 | 申請(專利權)人: | 西安智多晶微電子有限公司 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50;G06F1/10;H03K5/135 |
| 代理公司: | 西安嘉思特知識產權代理事務所(普通合伙) 61230 | 代理人: | 劉長春 |
| 地址: | 710075 陜西省西安*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 可編程邏輯單元 橫向分支 縱向接口 待傳輸信號 時鐘樹單元 驅動 橫向驅動模塊 本實用新型 網絡結構 模塊接收 傳遞 電連接 發送 芯片 | ||
1.一種時鐘樹單元,其特征在于,所述時鐘樹單元包括:橫向驅動模塊、多個縱向接口模塊、多個可編程邏輯單元,所述可編程邏輯單元中設置有橫向分支驅動;
橫向驅動模塊,電連接至多個所述縱向接口模塊,用于向所述縱向接口模塊發送待傳輸信號;
所述縱向接口模塊,與所述橫向分支驅動對應連接,用于向所述橫向分支驅動發送所述待傳輸信號;
所述橫向分支驅動用于使所述待傳輸信號在多個所述可編程邏輯單元之間傳遞。
2.根據權利要求1所述的時鐘樹單元,其特征在于,所述橫向驅動模塊的輸出端設置有多個輸出引線,每一個所述輸出引線傳輸一個所述待傳輸信號;
每一個所述縱向接口模塊與多個所述輸出引線中的至少一個電連接,用于接收所述輸出引線傳遞的所述待傳輸信號。
3.根據權利要求2所述的時鐘樹單元,其特征在于,所述縱向接口模塊中設置有所述橫向分支驅動,多個所述縱向接口模塊通過所述橫向分支驅動電連接,所述橫向分支驅動用于使所述待傳輸信號在多個所述縱向接口模塊之間傳遞。
4.根據權利要求3所述的時鐘樹單元,其特征在于,
所述橫向驅動模塊設置有N個輸出引線,每一個所述縱向接口模塊電連接H個所述輸出引線,M個所述縱向接口模塊為一組,其中N=H*M,N、H、M為大于等于1的正整數;
每組所述縱向接口模塊相互傳遞所述待傳輸信號,以使每一所述縱向接口模塊接收到N個所述待傳輸信號;
與M個所述縱向接口模塊對應連接的M個所述可編程邏輯單元為一組,所述M個所述可編程邏輯單元通過所述橫向分支驅動連接,以使每一所述可編程邏輯單元接收到N個所述待傳輸信號。
5.一種時鐘網絡結構,其特征在于,包括權利要求1-4任一項所述的時鐘樹單元,其中,
所述時鐘網絡還包括信號選擇器,所述信號選擇器電連接至橫向驅動模塊,用于向所述橫向驅動模塊發送待傳輸信號;
所述信號選擇器設置有選擇信號端,所述選擇信號端用于輸入第一選擇信號;所述信號選擇器根據所述第一選擇信號選擇輸入的待傳輸信號,所述待傳輸信號包括時鐘信號和全局配置信號。
6.根據權利要求5所述的時鐘網絡結構,其特征在于,所述橫向驅動模塊還設置有第二選擇信號端,所述第二選擇信號端用于輸入第二選擇信號;所述橫向驅動模塊根據所述第二選擇信號,接收外部信號,并傳遞至所述縱向接口模塊。
7.一種FPGA時鐘結構,其特征在于,包括權利要求5-6任一項所述的時鐘網絡結構。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安智多晶微電子有限公司,未經西安智多晶微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201721678716.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種基于物聯網的通信數據檢索系統
- 下一篇:一種打印授權控制電路





