[實(shí)用新型]扇出型封裝結(jié)構(gòu)有效
| 申請(qǐng)?zhí)枺?/td> | 201720956807.1 | 申請(qǐng)日: | 2017-08-02 |
| 公開(公告)號(hào): | CN207068836U | 公開(公告)日: | 2018-03-02 |
| 發(fā)明(設(shè)計(jì))人: | 陳彥亨;林正忠 | 申請(qǐng)(專利權(quán))人: | 中芯長(zhǎng)電半導(dǎo)體(江陰)有限公司 |
| 主分類號(hào): | H01L23/31 | 分類號(hào): | H01L23/31;H01L23/48;H01L23/488;H01L21/56;H01L21/60;H01L21/683 |
| 代理公司: | 上海光華專利事務(wù)所(普通合伙)31219 | 代理人: | 余明偉 |
| 地址: | 214437 江*** | 國(guó)省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 扇出型 封裝 結(jié)構(gòu) | ||
技術(shù)領(lǐng)域
本實(shí)用新型涉及半導(dǎo)體封裝技術(shù)領(lǐng)域,特別是涉及一種扇出型封裝結(jié)構(gòu)。
背景技術(shù)
更低成本、更可靠、更快及更高密度的電路是集成電路封裝追求的目標(biāo)。在未來,集成電路封裝將通過不斷減小最小特征尺寸來提高各種電子元器件的集成密度。目前,先進(jìn)的封裝方法包括:晶圓片級(jí)芯片規(guī)模封裝(Wafer Level Chip Scale Packaging,WLCSP),扇出型晶圓級(jí)封裝(Fan-Out Wafer Level Package,F(xiàn)OWLP),倒裝芯片(Flip Chip),疊層封裝(Package on Package,POP)等等。
扇出型晶圓級(jí)封裝是一種晶圓級(jí)加工的嵌入式芯片封裝方法,是目前一種輸入/輸出端口(I/O)較多、集成靈活性較好的先進(jìn)封裝方法之一。扇出型晶圓級(jí)封裝相較于常規(guī)的晶圓級(jí)封裝具有其獨(dú)特的優(yōu)點(diǎn):①I/O間距靈活,不依賴于芯片尺寸;②只使用有效裸片(die),產(chǎn)品良率提高;③具有靈活的3D封裝路徑,即可以在頂部形成任意陣列的圖形;④具有較好的電性能及熱性能;⑤高頻應(yīng)用;⑥容易在重新布線層(RDL)中實(shí)現(xiàn)高密度布線。然而,現(xiàn)有封裝結(jié)構(gòu)制備時(shí)一般都是將半導(dǎo)體芯片通過剝離層之間鍵合于半導(dǎo)體襯底上,然后再進(jìn)行塑封封裝;由于半導(dǎo)體芯片與剝離層之間的粘合力較差,容易造成半導(dǎo)體芯片在封裝過程中及封裝后發(fā)生晃動(dòng),從而造成半導(dǎo)體芯片與重新布線層的接觸不良,進(jìn)而影響封裝結(jié)構(gòu)的性能。
實(shí)用新型內(nèi)容
鑒于以上所述現(xiàn)有技術(shù)的缺點(diǎn),本實(shí)用新型的目的在于提供一種扇出型封裝結(jié)構(gòu),用于解決現(xiàn)有技術(shù)中的扇出型晶圓級(jí)封裝結(jié)構(gòu)存在半導(dǎo)體芯片容易發(fā)生晃動(dòng),從而造成半導(dǎo)體芯片與重新布線層的接觸不良,進(jìn)而影響封裝結(jié)構(gòu)的性能的問題。
為實(shí)現(xiàn)上述目的及其他相關(guān)目的,本實(shí)用新型提供一種扇出型封裝結(jié)構(gòu),所述扇出型封裝結(jié)構(gòu)包括:
重新布線層,所述重新布線層包括相對(duì)的第一表面及第二表面;
半導(dǎo)體芯片,位于所述重新布線層的第一表面,且所述半導(dǎo)體芯片的正面與所述重新布線層電連接;
粘片膜,位于所述半導(dǎo)體芯片的背面;
塑封材料層,位于所述重新布線層的第一表面,所述塑封材料層填滿所述半導(dǎo)體芯片及所述粘片膜之間的間隙,并將所述半導(dǎo)體芯片及所述粘片膜塑封;
焊料凸塊,位于所述重新布線層的第二表面,且與所述重新布線層電連接。
優(yōu)選地,所述重新布線層包括:
電介質(zhì)層;
金屬線層,位于所述電介質(zhì)層內(nèi)。
優(yōu)選地,所述重新布線層包括:
電介質(zhì)層;
金屬疊層結(jié)構(gòu),位于所述電介質(zhì)層內(nèi);所述金屬疊層結(jié)構(gòu)包括多層間隔排布的金屬線層及金屬插塞,所述金屬插塞位于相鄰所述金屬線層之間,以將相鄰的所述金屬線層電連接。
優(yōu)選地,所述塑封材料層包括聚酰亞胺層、硅膠層、環(huán)氧樹脂層、可固化的聚合物基材料層或可固化的樹脂基材料層。
優(yōu)選地,所述焊球凸塊包括:
金屬柱,位于所述重新布線層的第二表面,且與所述重新布線層電連接;
焊球,位于所述金屬柱的遠(yuǎn)離所述半導(dǎo)體芯片的表面。
優(yōu)選地,所述焊料凸塊為焊球。
本實(shí)用新型還提供一種扇出型封裝結(jié)構(gòu)的制備方法,所述扇出型封裝結(jié)構(gòu)的制備方法包括如下步驟:
1)提供襯底;
2)使用粘片膜將半導(dǎo)體芯片正面朝上鍵合于所述襯底的上表面;
3)于所述襯底的上表面形成塑封材料層,所述塑封材料層填滿所述半導(dǎo)體芯片及所述粘片膜之間的間隙,并將所述半導(dǎo)體芯片及所述粘片膜塑封;
4)于所述塑封材料層的表面形成重新布線層,所述重新布線層與所述半導(dǎo)體芯片電連接;
5)于所述重新布線層遠(yuǎn)離所述半導(dǎo)體芯片的表面形成焊料凸塊;
6)去除所述襯底。
優(yōu)選地,步驟1)與步驟2)之間還包括于所述襯底的上表面形成剝離層的步驟;步驟2)中,使用粘片膜將半導(dǎo)體芯片倒裝鍵合于所述剝離層的上表面。
優(yōu)選地,步驟3)中,采用采用壓縮成型工藝、傳遞模塑成型工藝、液封成型工藝、真空層壓工藝或旋涂工藝于所述襯底的上表面形成所述塑封材料層。
優(yōu)選地,步驟4)包括如下步驟:
4-1)于所述塑封材料層的表面形成金屬線層;
4-2)于所述塑封材料層的表面形成電介質(zhì)層,所述電介質(zhì)層將所述金屬線層包裹。
優(yōu)選地,步驟4)包括如下步驟:
4-1)于所述塑封材料層的表面形成第一層金屬線層;
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中芯長(zhǎng)電半導(dǎo)體(江陰)有限公司,未經(jīng)中芯長(zhǎng)電半導(dǎo)體(江陰)有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720956807.1/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 卡片結(jié)構(gòu)、插座結(jié)構(gòu)及其組合結(jié)構(gòu)
- 鋼結(jié)構(gòu)平臺(tái)結(jié)構(gòu)
- 鋼結(jié)構(gòu)支撐結(jié)構(gòu)
- 鋼結(jié)構(gòu)支撐結(jié)構(gòu)
- 單元結(jié)構(gòu)、結(jié)構(gòu)部件和夾層結(jié)構(gòu)
- 鋼結(jié)構(gòu)扶梯結(jié)構(gòu)
- 鋼結(jié)構(gòu)隔墻結(jié)構(gòu)
- 鋼結(jié)構(gòu)連接結(jié)構(gòu)
- 螺紋結(jié)構(gòu)、螺孔結(jié)構(gòu)、機(jī)械結(jié)構(gòu)和光學(xué)結(jié)構(gòu)
- 螺紋結(jié)構(gòu)、螺孔結(jié)構(gòu)、機(jī)械結(jié)構(gòu)和光學(xué)結(jié)構(gòu)





