[發明專利]一種數據傳輸系統在審
| 申請號: | 201711202586.X | 申請日: | 2017-11-27 |
| 公開(公告)號: | CN108052476A | 公開(公告)日: | 2018-05-18 |
| 發明(設計)人: | 瞿浩正;韓業實 | 申請(專利權)人: | 深圳華云科技實業有限公司 |
| 主分類號: | G06F13/42 | 分類號: | G06F13/42;G05B19/042 |
| 代理公司: | 深圳市六加知識產權代理有限公司 44372 | 代理人: | 許銓芬 |
| 地址: | 518022 廣東省深圳市羅湖區深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 數據傳輸 系統 | ||
1.一種數據傳輸系統,其特征在于,所述數據傳輸系統包括撥碼開關、可編程邏輯器件及微處理器,所述可編程邏輯器件的輸入/輸出管腳與所述撥碼開關的一個或多個數碼位相連,所述微處理器通過串行外設接口與所述可編程邏輯器件相連。
2.根據權利要求1所述的系統,所述可編程邏輯器件還與一個或多個限流電阻一端相連,且所述一個或多個限流電阻的另一端接地。
3.根據權利要求1所述的系統,其特征在于,所述數據傳輸系統還包括電源,所述撥碼開關一端連接所述電源的正極。
4.根據權利要求1所述的系統,其特征在于,所述可編程邏輯器件包括電平檢測器及寄存器,所述電平檢測器用于檢測所述撥碼開關數碼位的電平狀態,所述寄存器用于記錄所述電平狀態對應的標識信息。
5.根據權利要求4所述的系統,其特征在于,所述微處理器為高級RISC處理器ARM,用于通過所述串行外設接口,獲取所述可編程邏輯器件中寄存器記錄的標識信息。
6.根據權利要求1-5任一項所述的系統,其特征在于,所述可編程邏輯器件為現場可編程門陣列FPGA。
7.一種可編程邏輯器件,其特征在于,所述可編程邏輯器件通過輸入/輸出管腳與撥碼開關的一個或多個數碼位相連,用于獲取所述撥碼開關生成的標識信息,并且,所述可編程邏輯器件與微處理器通過串行外設接口相連,用于將所述獲取的標識信息通過所述串行外設接口傳輸給所述微處理器。
8.根據權利要求7所述的可編程邏輯器件,其特征在于,所述可編程邏輯器件包括電平檢測器及寄存器,所述電平檢測器用于檢測所述撥碼開關數碼位的電平狀態,所述寄存器用于記錄所述電平狀態對應的標識信息。
9.根據權利要求7所述的可編程邏輯器件,所述可編程邏輯器件還與一個或多個限流電阻一端相連。
10.根據權利要求7-9任一項所述的可編程邏輯器件,所述可編程邏輯器件為現場可編程門陣列FPGA。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳華云科技實業有限公司,未經深圳華云科技實業有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711202586.X/1.html,轉載請聲明來源鉆瓜專利網。





