[發明專利]一種同步控制電路及包含該電路的多芯片級聯電路有效
| 申請號: | 201710307181.6 | 申請日: | 2017-05-04 |
| 公開(公告)號: | CN107147380B | 公開(公告)日: | 2020-08-07 |
| 發明(設計)人: | 陳鋼;王蒙;楊昀 | 申請(專利權)人: | 深圳芯智匯科技有限公司 |
| 主分類號: | H03K5/135 | 分類號: | H03K5/135 |
| 代理公司: | 深圳市君之泉知識產權代理有限公司 44366 | 代理人: | 張丕陽 |
| 地址: | 518000 廣東省深圳市南*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 同步 控制電路 包含 電路 芯片 級聯 | ||
1.一種同步控制電路,其特征在于,包括反饋控制電路、級聯判斷電路和同步信號輸出電路:
所述反饋控制電路,用于接收所述同步信號輸出電路的輸出信號,并根據所述反饋控制電路的使能信號和所述同步信號輸出電路的輸出信號判斷芯片是否為主芯片;
所述級聯判斷電路,用于接收所述芯片的時鐘信號,并輸出級聯判斷信號,當所述芯片為主芯片時,判斷所述主芯片是否為級聯模式;所述級聯判斷電路包括級聯判斷信號產生電路、下拉電路和上拉電路:
所述級聯判斷信號產生電路,用于接收所述芯片的時鐘信號,并輸出所述級聯判斷信號,以控制所述下拉電路和所述上拉電路;
所述下拉電路和所述上拉電路的輸出端與所述同步信號輸出電路的輸出端相連,用于判斷所述芯片是否為級聯模式;
當所述級聯判斷信號產生電路輸出高電平時,所述下拉電路工作,所述同步信號輸出電路的輸出端為低電平;當所述級聯判斷信號產生電路輸出低電平時,所述上拉電路工作,所述同步信號輸出電路的輸出端也為低電平,則所述級聯判斷電路判斷所述主芯片為單級模式;
當所述級聯判斷信號產生電路輸出高電平時,所述下拉電路工作,所述同步信號輸出電路的輸出端為低電平;當所述級聯判斷信號產生電路輸出低電平時,所述上拉電路工作,所述同步信號輸出電路的輸出端為高電平,則所述級聯判斷電路判斷所述主芯片為級聯模式;
同步信號輸出電路,用于接收同步信號和所述反饋控制電路的輸出信號,當所述級聯判斷電路判斷所述主芯片為級聯模式時,輸出同步信號。
2.如權利要求1所述同步控制電路,其特征在于,所述反饋控制電路包括D觸發器和與門,所述D觸發器的時鐘端接收所述同步信號輸出電路的輸出信號,所述與門接收所述D觸發器的正向輸出端的輸出信號和所述芯片的使能信號:
當所述芯片的使能信號為低電平時,若所述同步信號輸出電路無時鐘信號輸出,則所述芯片為主芯片待機狀態或者從芯片;若所述同步信號輸出電路有時鐘信號輸出,則所述芯片為從芯片;
當所述芯片的使能信號為高電平時,所述芯片為主芯片。
3.如權利要求1所述同步控制電路,其特征在于,所述同步信號輸出電路包括三態門,所述三態門的輸入端與所述反饋控制電路的輸出端相連,另一輸入端與所述同步信號相連,當所述反饋控制電路的使能信號為高電平且所述級聯判斷電路判斷所述芯片為級聯模式時,所述三態門輸出所述同步信號。
4.一種多芯片級聯電路,其特征在于,采用如權利要求1至3任一項所述的同步控制電路實現多芯片級聯。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳芯智匯科技有限公司,未經深圳芯智匯科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710307181.6/1.html,轉載請聲明來源鉆瓜專利網。





