[發明專利]非易失性存儲器中的存儲有效
| 申請號: | 201710271670.0 | 申請日: | 2017-04-24 |
| 公開(公告)號: | CN108073528B | 公開(公告)日: | 2021-10-29 |
| 發明(設計)人: | M·皮特斯;F·馬里內特;J-L·莫達沃 | 申請(專利權)人: | 意法半導體(魯塞)公司;質子世界國際公司 |
| 主分類號: | G06F12/14 | 分類號: | G06F12/14 |
| 代理公司: | 北京市金杜律師事務所 11256 | 代理人: | 王茂華;張昊 |
| 地址: | 法國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 非易失性存儲器 中的 存儲 | ||
本發明涉及非易失性存儲器中的存儲,例如,一種用于加擾非易失性存儲器中按頁(P)組織的地址的方法,其中:該存儲器展現包括一個或多個字節的字寫入粒度(W);該存儲器包括塊擦除粒度(B),該塊擦除粒度包括每個具有若干字的一個或多個頁(P);以及當符合以下條件時,將邏輯地址(L?ADD)轉換成物理地址:當符合這些頁的結構時,加擾(32)這些數據地址;以及當符合這些字的結構時,加擾(31)這些代碼地址。
技術領域
本說明書總體上涉及電子電路,并且更具體地涉及使用非易失性存儲器的電路。本說明書更具體地旨在對非易失性存儲器中(更具體地閃存中)的信息(數據和程序)的存儲進行管理。
背景技術
集成電路可以包括鑒于他們處理的數據(如認證密鑰、簽名等)或他們使用的算法(如加密或解密算法)的安全性而被視為敏感的電路或信息(被稱為秘密信息)。這種信息不得由第三方或未授權的電路傳達,也不可被它們檢測到。具體地,必須確保不能檢測非易失性存儲器中的這種信息的位置。
用于分析集成電路的操作的技術變得越來越強大,并且黑客受益于日漸復雜的分析技術。具體地,經由隱藏信道的攻擊(對電路的功率損耗的分析、對其電磁輻射的分析等)日漸復雜。
發明內容
需要提高對電子電路處理的安全信息的保護。
還存在一種需要,該需要更具體地涉及在寫入、讀取和擦除粒度差異方面展現特定約束的閃存。
一個實施例克服了用于保護集成電路處理的信息的已知技術的所有或部分缺點。
一個實施例更具體地提供了適配成用于閃存的解決方案。
由此,一個實施例提供一種用于加擾非易失性存儲器中按頁組織的地址的方法,其中:
該存儲器展現包括一個或多個字節的字寫入粒度;
該存儲器包括塊擦除粒度,該塊擦除粒度包括每個具有若干字的一個或多個頁;以及
當符合以下條件時,將邏輯地址轉換成物理地址:
當符合該頁的結構時,加擾這些數據地址;
當符合該字的結構時,加擾這些代碼地址。
根據一個實施例,當符合這些塊的結構時,進一步加擾這些代碼地址和數據地址。
根據一個實施例,地址加擾函數涉及表示密鑰的字,所述密鑰針對所有這些函數是完全相同或不同的。
根據一個實施例,對這些地址的該加擾修改表示該地址的最高有效位,而不修改表示該字在該頁內的該地址的這些位。
根據一個實施例,用于加擾這些數據地址的函數修改表示該地址的最低有效位,而不修改表示該頁地址的這些位。
根據一個實施例,將這些塊匯編成塊組。
根據一個實施例,用于加擾這些代碼地址的函數修改表示該地址的最低有效位,而不修改表示該塊組的該地址的這些位的該地址。
一個實施例還提供一種電子電路,該電子電路包括:
處理單元;
至少一個非易失性存儲器;以及
地址加擾電路,該地址加擾電路位于該處理單元與該非易失性存儲器之間,被設計成用于實施所描述的方法。
附圖說明
這些特征和優點連同其他特征和優點一起將在以下關于附圖以非限制性示例的方式給出的具體實施例的描述中詳細呈現,在附圖中:
圖1較示意性地并以框圖的形式示出了所描述的實施例以示例的形式應用于的類型的電子電路的一個實施例;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于意法半導體(魯塞)公司;質子世界國際公司,未經意法半導體(魯塞)公司;質子世界國際公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710271670.0/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種緩存替換的方法和設備
- 下一篇:移動終端的輸入輸出模擬方法和模擬系統





