[實(shí)用新型]基于CPCI總線的8通道的IIC擴(kuò)展板有效
| 申請(qǐng)?zhí)枺?/td> | 201621317943.8 | 申請(qǐng)日: | 2016-12-04 |
| 公開(kāi)(公告)號(hào): | CN206321978U | 公開(kāi)(公告)日: | 2017-07-11 |
| 發(fā)明(設(shè)計(jì))人: | 黨學(xué)立 | 申請(qǐng)(專利權(quán))人: | 榆林學(xué)院 |
| 主分類號(hào): | G05B19/042 | 分類號(hào): | G05B19/042 |
| 代理公司: | 暫無(wú)信息 | 代理人: | 暫無(wú)信息 |
| 地址: | 719000 *** | 國(guó)省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 cpci 總線 通道 iic 擴(kuò)展 | ||
技術(shù)領(lǐng)域
本實(shí)用新型屬于集成電路技術(shù)領(lǐng)域,具體涉及到一種基于CPCI總線的8通道的IIC擴(kuò)展板。
背景技術(shù)
隨著微電子、通信技術(shù)的發(fā)展,主流測(cè)量控制系統(tǒng)已形成以計(jì)算機(jī)測(cè)控系統(tǒng)和嵌入式測(cè)控系統(tǒng)為主。主流的測(cè)量控制系統(tǒng)中,我們經(jīng)常要用到CPCI總線。CPCI總線有一些優(yōu)點(diǎn):總線空間與處理器空間隔離;可擴(kuò)展性較好;具有動(dòng)態(tài)配置機(jī)制即插即用;總線帶寬較寬;具有共享總線機(jī)制;具有中斷機(jī)制。CPCI總線已被廣泛使用,CPCI總線已形成一種標(biāo)準(zhǔn),人們廣泛使用CPCI總線擴(kuò)展一些功能板卡。
IIC擴(kuò)展板出現(xiàn)的較早,已被人們廣泛使用于測(cè)量,控制,數(shù)據(jù)傳輸中。目前,基于IIC擴(kuò)展板的外設(shè)較多,然而,將IIC擴(kuò)展板的外設(shè)連接到主控設(shè)備時(shí),常常會(huì)出現(xiàn)主控設(shè)備的串口通道不足,無(wú)法連接到主控設(shè)備的問(wèn)題。
這些外設(shè)要連接到主控設(shè)備常用的做法是:首先,添加主控器模塊,擴(kuò)充串口通道;其次,兩個(gè)主控器之間通過(guò)連接線互連起來(lái)。這種做法有一些不足:電路比較復(fù)雜,增加了模塊及連線;成本增加;維護(hù)費(fèi)力費(fèi)時(shí),電路連線較多,不利于查找問(wèn)題;系統(tǒng)功耗增加。
發(fā)明內(nèi)容
本實(shí)用新型所要解決的技術(shù)問(wèn)題在于克服上述通信外設(shè)的不足,提供一種設(shè)計(jì)合理、結(jié)構(gòu)簡(jiǎn)單、外圍元器件少、成本低、數(shù)據(jù)處理速度快、設(shè)備物聯(lián)能力強(qiáng)、具有高速數(shù)據(jù)傳輸能力的基于CPCI總線的8通道的IIC擴(kuò)展板。
解決上述技術(shù)問(wèn)題采用的技術(shù)方案是:具有:對(duì)裝置進(jìn)行控制的FPGA電路;PCI電路;該電路的輸入端接FPGA電路的輸出端;串行接口驅(qū)動(dòng)電路,該電路的輸出端接FPGA電路的輸入端。
本實(shí)用新型的FPGA電路為:集成電路U1的137腳~139腳、141腳~146腳、149腳~152腳、160腳~165腳、169腳~171腳、173腳~176腳、179腳~182腳、187腳~189腳、191腳~193腳、195腳、197腳、198腳、207腳、70腳~67腳、64腳、63腳、61腳~57腳、48腳~43腳、41腳~39腳、36腳~30腳、15腳~13腳、11腳、10腳、8腳、6腳~1腳、56腳接串行接口驅(qū)動(dòng)電路,集成電路U1的105腳、117腳、107腳、108腳、110腳、112腳~116腳、106腳、118腳、120腳、127腳、128腳、133腳、104腳、103腳、86腳~89腳、92腳、94腳~96腳、80腳~82腳、101腳、99腳、97腳、77腳~74腳接PCI電路,集成電路U1的23腳接晶振Y1的4腳,集成電路U1的121腳、26腳、123腳、21腳、22腳、125腳、126腳、20腳、17腳、18腳、16腳、19腳依次接連接器J1的2腳~13腳,集成電路U1的190腳、178腳、79腳、66腳、53腳、157腳、51腳、155腳接1.2V電源,集成電路U1的7腳、29腳、42腳、166腳、172腳、183腳、194腳、202腳、109腳、122腳、136腳、148腳、62腳、71腳、83腳、91腳、98腳接3V電源,集成電路U1的100腳、111腳、9腳、25腳、156腳、154腳、158腳、52腳、50腳、54腳接地,晶振Y1的1腳接3V電源、3腳接地,連接器J1的1腳接地;集成電路U1的型號(hào)為EP2C20Q240C6,晶振Y1的型號(hào)為JHY50M。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于榆林學(xué)院,未經(jīng)榆林學(xué)院許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201621317943.8/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級(jí)總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法





