[實(shí)用新型]基于CPCI總線的8通道的IIC擴(kuò)展板有效
| 申請?zhí)枺?/td> | 201621317943.8 | 申請日: | 2016-12-04 |
| 公開(公告)號: | CN206321978U | 公開(公告)日: | 2017-07-11 |
| 發(fā)明(設(shè)計(jì))人: | 黨學(xué)立 | 申請(專利權(quán))人: | 榆林學(xué)院 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 719000 *** | 國省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 cpci 總線 通道 iic 擴(kuò)展 | ||
1.一種基于CPCI總線的8通道的IIC擴(kuò)展板,其特征在于:具有:
對裝置進(jìn)行控制的FPGA電路;
PCI電路;該電路的輸入端接FPGA電路的輸出端;
串行接口驅(qū)動(dòng)電路,該電路的輸出端接FPGA電路的輸入端。
2.根據(jù)權(quán)利要求1所述的基于CPCI總線的8通道的IIC擴(kuò)展板,其特征在于所述的FPGA電路為:集成電路U1的137腳~139腳、141腳~146腳、149腳~152腳、160腳~165腳、169腳~171腳、173腳~176腳、179腳~182腳、187腳~189腳、191腳~193腳、195腳、197腳、198腳、207腳、70腳~67腳、64腳、63腳、61腳~57腳、48腳~43腳、41腳~39腳、36腳~30腳、15腳~13腳、11腳、10腳、8腳、6腳~1腳、56腳接串行接口驅(qū)動(dòng)電路,集成電路U1的105腳、117腳、107腳、108腳、110腳、112腳~116腳、106腳、118腳、120腳、127腳、128腳、133腳、104腳、103腳、86腳~89腳、92腳、94腳~96腳、80腳~82腳、101腳、99腳、97腳、77腳~74腳接PCI電路,集成電路U1的23腳接晶振Y1的4腳,集成電路U1的121腳、26腳、123腳、21腳、22腳、125腳、126腳、20腳、17腳、18腳、16腳、19腳依次接連接器J1的2腳~13腳,集成電路U1的190腳、178腳、79腳、66腳、53腳、157腳、51腳、155腳接1.2V電源,集成電路U1的7腳、29腳、42腳、166腳、172腳、183腳、194腳、202腳、109腳、122腳、136腳、148腳、62腳、71腳、83腳、91腳、98腳接3V電源,集成電路U1的100腳、111腳、9腳、25腳、156腳、154腳、158腳、52腳、50腳、54腳接地,晶振Y1的1腳接3V電源、3腳接地,連接器J1的1腳接地;集成電路U1的型號為EP2C20Q240C6,晶振Y1的型號為JHY50M。
3.根據(jù)權(quán)利要求1所述的基于CPCI總線的8通道的IIC擴(kuò)展板,其特征在于所述串行接口驅(qū)動(dòng)電路為:集成電路U3的9腳和19腳接連接器J3的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的137腳~139腳和141腳~146腳,連接器J3的3腳接地,集成電路U4的9腳和19腳接連接器J4的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的149腳~152腳和160腳~165腳,連接器J4的3腳接地,集成電路U5的9腳和19腳接連接器J5的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的169腳~171腳、173腳~176腳、179腳~182腳,連接器J5的3腳接地,集成電路U6的9腳和19腳接連接器J6的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的187腳~189腳、191腳~193腳、195腳、197腳、198腳、207腳,連接器J6的3腳接地,集成電路U7的9腳和19腳接連接器J7的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的70腳~67腳、64腳、63腳、61腳~58腳,連接器J7的3腳接地,集成電路U8的9腳和19腳接連接器J8的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的57腳、48腳~43腳和41腳~39腳,連接器J8的3腳接地,集成電路U9的9腳和19腳接連接器J9的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的36腳~30腳和15腳~13腳,連接器J9的3腳接地,集成電路U10的9腳和19腳接連接器J10的1腳和2腳、25腳接5V電源、11腳接地、5腳~1腳和28腳~23腳依次接集成電路U1的11腳、10腳、8腳、6腳~1腳、56腳,連接器J10的3腳接地;集成電路U3~集成電路U10的型號為CH453D。
4.根據(jù)權(quán)利要求1所述的基于CPCI總線的8通道的IIC擴(kuò)展板,其特征在于所述的PCI電路為:集成電路U2的131腳~117腳、114腳、86腳、87腳、94腳~92腳、142腳、157腳~155腳、144腳、160腳、139腳、90腳、148腳、145腳、136腳、53腳、137腳、138腳依次接集成電路U1的105腳、117腳、107腳、108腳、110腳、112腳~116腳、106腳、118腳、120腳、127腳、128腳、133腳、104腳、103腳、86腳~89腳、92腳、94腳~96腳、80腳~82腳、101腳、99腳、97腳、77腳~74腳,集成電路U2的51腳~46腳、43腳、42腳、40腳~36腳、34腳~31腳、15腳~8腳、5腳~2腳、175腳~172腳、41腳、30腳、16腳、6腳、17腳、18腳、21腳、23腳、22腳、24腳、29腳、7腳、168腳、167腳、26腳、25腳、52腳、171腳、172腳、169腳、170腳依次接連接器J2的57腳~5腳,集成電路U2的1腳、20腳、28腳、35腳、45腳、62腳、70腳、89腳、99腳、109腳、116腳、133腳、141腳、147腳、162腳接3V電源,集成電路U2的19腳、27腳、44腳、61腳、69腳、88腳、108腳、115腳、132腳、140腳、176腳、161腳接地,連接器J2的4腳~1腳接地;集成電路U2的型號為PCI9054。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于榆林學(xué)院,未經(jīng)榆林學(xué)院許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201621317943.8/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法





