[發(fā)明專利]一種高精度延遲時鐘校準(zhǔn)的系統(tǒng)及方法有效
| 申請?zhí)枺?/td> | 201611265841.0 | 申請日: | 2016-12-30 |
| 公開(公告)號: | CN106612111B | 公開(公告)日: | 2020-05-08 |
| 發(fā)明(設(shè)計)人: | 葉立平;唐可信 | 申請(專利權(quán))人: | 深圳市志奮領(lǐng)科技有限公司 |
| 主分類號: | H03K5/135 | 分類號: | H03K5/135 |
| 代理公司: | 廣州市越秀區(qū)哲力專利商標(biāo)事務(wù)所(普通合伙) 44288 | 代理人: | 石伍軍;張鵬 |
| 地址: | 518000 廣東省深圳市寶安區(qū)新安*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 高精度 延遲 時鐘 校準(zhǔn) 系統(tǒng) 方法 | ||
1.一種高精度延遲時鐘校準(zhǔn)的系統(tǒng),其特征在于,包括與非門、與門、延時芯片、多路選擇器和處理模塊,所述多路選擇器包括校準(zhǔn)輸出端和時鐘輸出端,所述處理模塊包括延時控制端、選擇控制端和控制開關(guān)端;
所述與門的兩個輸入端分別連接至與非門的輸出端和時鐘輸入端;所述與門的輸出端經(jīng)延時芯片連接至多路選擇器的輸入端,所述處理模塊的延時控制端和選擇控制端分別連接至延時芯片的控制端和多路選擇器的控制端,所述與非門的兩個輸入端分別連接至處理模塊的控制開關(guān)端以及多路選擇器的校準(zhǔn)輸出端;
所述處理模塊的選擇控制端和控制開關(guān)端具有相同的輸出邏輯,當(dāng)處理模塊的選擇控制端輸出高電平時,多路選擇器通過校準(zhǔn)輸出端輸出校準(zhǔn)信號,而在處理模塊的選擇控制端輸出低電平時,多路選擇器通過時鐘輸出端輸出時鐘信號,所述處理模塊對延時芯片校準(zhǔn)時,執(zhí)行以下步驟:
S1:控制延時芯片的輸出延時為零,計算出脈沖個數(shù)M;
S2:控制延時芯片的輸出延時為1個單位設(shè)定值,計算脈沖個數(shù)N;
S3:計算得到M與N的差值K,該差值K即為延遲一個單位設(shè)定值產(chǎn)生的振蕩的個數(shù);
S4:控制延時芯片的輸出延時為100個單位設(shè)定值,計算脈沖個數(shù)N1;
S5:計算得到M與N1的差值K100,該差值K100即為延遲100個單位設(shè)定值產(chǎn)生的振蕩個數(shù);
S6:判斷該K100與100*K的差值是否預(yù)設(shè)范圍內(nèi),如果是,則結(jié)束,如果否,返回步驟S4并調(diào)整輸出延遲。
2.如權(quán)利要求1所述的高精度延遲時鐘校準(zhǔn)的系統(tǒng),其特征在于,還包括分頻器,所述多路選擇器的校準(zhǔn)輸出端通過分頻器與處理模塊電性連接。
3.如權(quán)利要求1所述的高精度延遲時鐘校準(zhǔn)的系統(tǒng),其特征在于,所述多路選擇器為兩路選擇器。
4.如權(quán)利要求1所述的高精度延遲時鐘校準(zhǔn)的系統(tǒng),其特征在于,所述延時芯片的型號為MC100EP196。
5.一種高精度延遲時鐘校準(zhǔn)的系統(tǒng),其特征在于,包括非門、與門、延時芯片、多路選擇器和處理模塊,所述多路選擇器包括校準(zhǔn)輸出端和時鐘輸出端,所述處理模塊包括延時控制端和選擇控制端;
所述與門的兩個輸入端分別連接至非門的輸出端和時鐘輸入端;所述與門的輸出端經(jīng)延時芯片連接至多路選擇器的輸入端,所述處理模塊的延時控制端和選擇控制端分別連接至延時芯片的控制端和多路選擇器的控制端,所述非門的輸入端分別連接至處理模塊的控制開關(guān)端以及多路選擇器的校準(zhǔn)輸出端;
當(dāng)處理模塊的選擇控制端輸出高電平時,多路選擇器通過校準(zhǔn)輸出端輸出校準(zhǔn)信號,而在處理模塊的選擇控制端輸出低電平時,多路選擇器通過時鐘輸出端輸出時鐘信號,所述處理模塊對延時芯片校準(zhǔn)時,執(zhí)行以下步驟:
S1:控制延時芯片的輸出延時為零,計算出脈沖個數(shù)M;
S2:控制延時芯片的輸出延時為1個單位設(shè)定值,計算脈沖個數(shù)N;
S3:計算得到M與N的差值K,該差值K即為延遲一個單位設(shè)定值產(chǎn)生的振蕩的個數(shù);
S4:控制延時芯片的輸出延時為100個單位設(shè)定值,計算脈沖個數(shù)N1;
S5:計算得到M與N1的差值K100,該差值K100即為延遲100個單位設(shè)定值產(chǎn)生的振蕩個數(shù);
S6:判斷該K100與100*K的差值是否預(yù)設(shè)范圍內(nèi),如果是,則結(jié)束,如果否,返回步驟S4并調(diào)整輸出延遲。
6.如權(quán)利要求5所述的高精度延遲時鐘校準(zhǔn)的系統(tǒng),其特征在于,還包括分頻器,所述多路選擇器的校準(zhǔn)輸出端通過分頻器與處理模塊電性連接。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳市志奮領(lǐng)科技有限公司,未經(jīng)深圳市志奮領(lǐng)科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611265841.0/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





