[發(fā)明專利]一種AXIe?0總線應(yīng)變儀及應(yīng)變測(cè)試方法在審
| 申請(qǐng)?zhí)枺?/td> | 201611241555.0 | 申請(qǐng)日: | 2016-12-29 |
| 公開(公告)號(hào): | CN106839963A | 公開(公告)日: | 2017-06-13 |
| 發(fā)明(設(shè)計(jì))人: | 韋建榮;鄒璞;張志;董秀軍;楊利平 | 申請(qǐng)(專利權(quán))人: | 北京航天測(cè)控技術(shù)有限公司 |
| 主分類號(hào): | G01B7/16 | 分類號(hào): | G01B7/16 |
| 代理公司: | 工業(yè)和信息化部電子專利中心11010 | 代理人: | 吳永亮 |
| 地址: | 100041 *** | 國(guó)省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 axie 總線 應(yīng)變 測(cè)試 方法 | ||
技術(shù)領(lǐng)域
本發(fā)明涉及自動(dòng)測(cè)試系統(tǒng)與測(cè)試測(cè)量?jī)x器領(lǐng)域,特別涉及一種AXIe-0總線應(yīng)變儀及應(yīng)變測(cè)試方法。
背景技術(shù)
AXIe-0儀器是一種插卡式儀器,具有ATCA連接器。AXIe-0儀器工作時(shí)需要插入AXIe機(jī)箱,其ATCA連接器與AXIe機(jī)箱背板連接,由AXIe機(jī)箱提供LAN通訊總線、觸發(fā)總線、同步時(shí)鐘、及電源,組建自動(dòng)測(cè)試系統(tǒng)時(shí),AXIe控制器及多塊相同功能的AXIe-0儀器一同插入AXIe機(jī)箱,通過(guò)AXIe控制器的LAN口將AXIe系統(tǒng)接入網(wǎng)絡(luò),建立主控計(jì)算機(jī)與AXIe-0儀器的以太網(wǎng)通訊,實(shí)現(xiàn)AXIe-0儀器多個(gè)通道的擴(kuò)展。AXIe-0儀器適合應(yīng)用于集中式測(cè)試測(cè)量系統(tǒng)。
發(fā)明內(nèi)容
為了滿足大型結(jié)構(gòu)多通道應(yīng)力試驗(yàn)應(yīng)用場(chǎng)合的需要,本發(fā)明提供了一種AXIe-0總線應(yīng)變儀及應(yīng)變測(cè)試方法。
本發(fā)明提供的AXIe-0總線應(yīng)變儀,包括:AXIe接口、ARM處理器、同步觸發(fā)模塊、FPGA邏輯及前端處理模塊;
所述ARM處理器,用于通過(guò)所述AXIe接口接收指令信號(hào),對(duì)所述指令信號(hào)進(jìn)行解析得到指令數(shù)據(jù)并發(fā)送至所述FPGA邏輯;
所述同步觸發(fā)模塊,用于通過(guò)所述AXIe接口接收時(shí)鐘信號(hào)和觸發(fā)信號(hào),對(duì)所述時(shí)鐘信號(hào)和所述觸發(fā)信號(hào)進(jìn)行同步處理,得到同步時(shí)鐘信號(hào)和同步觸發(fā)信號(hào),并發(fā)送至所述FPGA邏輯;
所述FPGA邏輯,用于接收所述ARM處理器發(fā)送的指令數(shù)據(jù)、及所述同步觸發(fā)模塊發(fā)送的同步時(shí)鐘信號(hào)和同步觸發(fā)信號(hào),觸發(fā)對(duì)應(yīng)的邏輯,以實(shí)現(xiàn)對(duì)所述前端電路的控制;
所述前端處理模塊,包括N個(gè)信號(hào)采集通道,用于在所述對(duì)應(yīng)的邏輯的控制下,使N個(gè)電橋傳感器在產(chǎn)生應(yīng)變時(shí)分別輸出第一數(shù)字信號(hào)和模擬電壓信號(hào);以及對(duì)N個(gè)所述第一數(shù)字信號(hào)進(jìn)行通道識(shí)別得到通道識(shí)別結(jié)果,對(duì)N個(gè)所述模擬電壓信號(hào)進(jìn)行調(diào)理得到N個(gè)第二數(shù)字信號(hào),并將所述通道識(shí)別結(jié)果和N個(gè)所述第二數(shù)字信號(hào)發(fā)送至所述FPGA邏輯;其中N為正整數(shù);
所述FPGA邏輯,還用于根據(jù)所述通道識(shí)別結(jié)果和N個(gè)所述第二數(shù)字電壓信號(hào),得到具有通道識(shí)別編號(hào)的數(shù)字電壓信號(hào)后寫入所述FPGA邏輯;
所述ARM處理器,還用于讀取所述FPGA邏輯的所述具有通道識(shí)別編號(hào)的數(shù)字電壓信號(hào),并通過(guò)AXIe接口發(fā)送外界。
本發(fā)明還提供了一種AXIe-0總線應(yīng)變儀的應(yīng)變測(cè)試方法,所述AXIe-0總線應(yīng)變儀插入AXIe機(jī)箱中,包括以下步驟:
接收指令信號(hào),解析所述指令信號(hào),得到指令數(shù)據(jù);
接收時(shí)鐘信號(hào)和觸發(fā)信號(hào),對(duì)所述時(shí)鐘信號(hào)和所述觸發(fā)信號(hào)進(jìn)行同步處理,得到同步時(shí)鐘信號(hào)和同步觸發(fā)信號(hào);
基于所述同步時(shí)鐘信號(hào)和同步觸發(fā)信號(hào),按照所述指令數(shù)據(jù),觸發(fā)對(duì)應(yīng)的邏輯;
在所述對(duì)應(yīng)的邏輯的控制下,使N個(gè)電橋傳感器在產(chǎn)生應(yīng)變時(shí)分別輸出第一數(shù)字信號(hào)和模擬電壓信號(hào);
對(duì)N個(gè)所述第一數(shù)字信號(hào)進(jìn)行通道識(shí)別得到通道識(shí)別結(jié)果,對(duì)N個(gè)所述模擬電壓信號(hào)進(jìn)行調(diào)理得到N個(gè)第二數(shù)字信號(hào);
根據(jù)所述通道識(shí)別結(jié)果和N個(gè)所述第二數(shù)字電壓信號(hào),得到具有通道識(shí)別編號(hào)的數(shù)字電壓信號(hào),并發(fā)送至外界。
本發(fā)明有益效果如下:
本發(fā)明實(shí)施例提供的AXIe-0總線應(yīng)變儀,可實(shí)現(xiàn)多個(gè)通道的應(yīng)變信號(hào)測(cè)量,該應(yīng)變儀具有總線同步與觸發(fā)功能,保證AXIe機(jī)箱中的每個(gè)模塊都可以同步工作,同時(shí)可將多個(gè)AXIe-0總線應(yīng)變儀集成到AXIe機(jī)箱中以實(shí)現(xiàn)應(yīng)變測(cè)量通道的進(jìn)一步擴(kuò)展。
附圖說(shuō)明
圖1是本發(fā)明裝置實(shí)施例的AXIe-0總線應(yīng)變儀的結(jié)構(gòu)示意圖;
圖2是本發(fā)明裝置實(shí)施例實(shí)例1的AXIe-0總線應(yīng)變儀的結(jié)構(gòu)示意圖;
圖3是本發(fā)明方法實(shí)施例的AXIe-0總線應(yīng)變儀的應(yīng)變測(cè)試方法的流程圖。
具體實(shí)施方式
下面將參照附圖更詳細(xì)地描述本公開的示例性實(shí)施例。雖然附圖中顯示了本公開的示例性實(shí)施例,然而應(yīng)當(dāng)理解,可以以各種形式實(shí)現(xiàn)本公開而不應(yīng)被這里闡述的實(shí)施例所限制。相反,提供這些實(shí)施例是為了能夠更透徹地理解本公開,并且能夠?qū)⒈竟_的范圍完整的傳達(dá)給本領(lǐng)域的技術(shù)人員。
為了滿足大型結(jié)構(gòu)多通道應(yīng)力試驗(yàn)應(yīng)用場(chǎng)合的需要,本發(fā)明提供了一種AXIe-0總線應(yīng)變儀及應(yīng)變測(cè)試方法,以下結(jié)合附圖以及實(shí)施例,對(duì)本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說(shuō)明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并不限定本發(fā)明。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京航天測(cè)控技術(shù)有限公司,未經(jīng)北京航天測(cè)控技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611241555.0/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級(jí)總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法
- 軟件測(cè)試系統(tǒng)及測(cè)試方法
- 自動(dòng)化測(cè)試方法和裝置
- 一種應(yīng)用于視頻點(diǎn)播系統(tǒng)的測(cè)試裝置及測(cè)試方法
- Android設(shè)備的測(cè)試方法及系統(tǒng)
- 一種工廠測(cè)試方法、系統(tǒng)、測(cè)試終端及被測(cè)試終端
- 一種軟件測(cè)試的方法、裝置及電子設(shè)備
- 測(cè)試方法、測(cè)試裝置、測(cè)試設(shè)備及計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)
- 測(cè)試裝置及測(cè)試系統(tǒng)
- 測(cè)試方法及測(cè)試系統(tǒng)
- 一種數(shù)控切削指令運(yùn)行軟件測(cè)試系統(tǒng)及方法





