[發(fā)明專利]一種降低Soc系統(tǒng)單拍峰值功耗的方法及裝置在審
| 申請?zhí)枺?/td> | 201611124590.4 | 申請日: | 2016-12-08 |
| 公開(公告)號: | CN106774799A | 公開(公告)日: | 2017-05-31 |
| 發(fā)明(設(shè)計)人: | 張良臣;周玉潔;王大永 | 申請(專利權(quán))人: | 上海愛信諾航芯電子科技有限公司 |
| 主分類號: | G06F1/32 | 分類號: | G06F1/32;G06F1/04 |
| 代理公司: | 上海漢聲知識產(chǎn)權(quán)代理有限公司31236 | 代理人: | 胡晶 |
| 地址: | 200241 上海市*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 降低 soc 系統(tǒng) 峰值 功耗 方法 裝置 | ||
1.一種降低Soc系統(tǒng)單拍峰值功耗的方法,其特征在于,包括以下步驟:
S1、判斷時鐘分頻器的分頻是否為1,如果是,則執(zhí)行步驟S2,否則,執(zhí)行步驟S3;
S2、將所述時鐘分頻器的輸出時鐘作為CPU和ROM的工作時鐘;
S3、將所述時鐘分頻器的輸出時鐘反相,使得CPU和ROM工作在不同的時鐘沿,同時不會影響SOC系統(tǒng)的工作效率和時序路徑。
2.如權(quán)利要求1所述的一種降低Soc系統(tǒng)單拍峰值功耗的方法,其特征在于,所述步驟S3具體為:將所述時鐘分頻器的輸出時鐘作為CPU的工作時鐘,將所述時鐘分頻器的輸出時鐘反相后作為ROM的工作時鐘。
3.如權(quán)利要求1所述的一種降低Soc系統(tǒng)單拍峰值功耗的方法,其特征在于,所述步驟S3具體為:將所述時鐘分頻器的輸出時鐘作為ROM的工作時鐘,將所述時鐘分頻器的輸出時鐘反相后作為CPU的工作時鐘。
4.一種降低Soc系統(tǒng)單拍峰值功耗的裝置,所述Soc系統(tǒng)包括時鐘分頻器、CPU以及ROM,所述時鐘分頻器的輸出端連接CPU,其特征在于,該裝置包括:
反相器,所述反相器的輸入端與所述時鐘分頻器的輸出端連接,用于將所述時鐘分頻器的輸出時鐘反相,
選擇器,所述選擇器至少包括兩個輸入端,兩個所述輸入端分別連接所述反相器的輸出端和所述時鐘分頻器的輸出端,所述選擇器的輸出端連接ROM,
當(dāng)所述時鐘分頻器的分頻信號不為1時,所述選擇器接通所述反相器,當(dāng)所述時鐘分頻器的分頻信號為1時,所述選擇器接通所述時鐘分頻器。
5.如權(quán)利要求4所述的裝置,其特征在于,所述選擇器為二選一數(shù)據(jù)選擇器。
6.如權(quán)利要求4所述的裝置,其特征在于,所述選擇器為四選一數(shù)據(jù)選擇器。
7.一種降低Soc系統(tǒng)單拍峰值功耗的裝置,所述Soc系統(tǒng)包括時鐘分頻器、CPU以及ROM,所述時鐘分頻器的輸出端連接ROM,其特征在于,該裝置包括:
反相器,所述反相器的輸入端與所述時鐘分頻器的輸出端連接,用于將所述時鐘分頻器的輸出時鐘反相,
選擇器,所述選擇器至少包括兩個輸入端,兩個所述輸入端分別連接所述反相器的輸出端和所述時鐘分頻器的輸出端,所述選擇器的輸出端連接CPU,
當(dāng)所述時鐘分頻器的分頻信號不為1時,所述選擇器接通所述反相器,當(dāng)所述時鐘分頻器的分頻信號為1時,所述選擇器接通所述時鐘分頻器。
8.如權(quán)利要求7所述的裝置,其特征在于,所述選擇器為二選一數(shù)據(jù)選擇器。
9.如權(quán)利要求7所述的裝置,其特征在于,所述選擇器為四選一數(shù)據(jù)選擇器。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海愛信諾航芯電子科技有限公司,未經(jīng)上海愛信諾航芯電子科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611124590.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:相框裝飾(聚星花朵系列21)
- 下一篇:低電量提示方法和終端





