[發(fā)明專利]一種并行接口時序控制方法和裝置有效
| 申請?zhí)枺?/td> | 201610962540.7 | 申請日: | 2016-10-28 |
| 公開(公告)號: | CN108011703B | 公開(公告)日: | 2020-05-26 |
| 發(fā)明(設計)人: | 徐超;周暢;龔曉亮 | 申請(專利權)人: | 深圳市中興微電子技術有限公司 |
| 主分類號: | H04L5/14 | 分類號: | H04L5/14;H04L1/00 |
| 代理公司: | 北京天昊聯(lián)合知識產(chǎn)權代理有限公司 11112 | 代理人: | 彭瑞欣;張?zhí)焓?/td> |
| 地址: | 518055 廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 并行 接口 時序 控制 方法 裝置 | ||
1.一種并行接口時序控制裝置,其特征在于,所述并行接口時序控制裝置包括:寄存器配置模塊、速率自適應模塊、接口時序控制模塊及數(shù)據(jù)與時序處理模塊,其中,
所述寄存器配置模塊,用于獲取系統(tǒng)的配置信息;
所述速率自適應模塊,用于當檢測所述寄存器配置模塊中的自適應功能使能有效時,如果檢測到通過工作時鐘獲取的MCLK的周期信息滿足第一預設條件,則產(chǎn)生自適應成功標志和更新的數(shù)據(jù)通信速率,并將所述更新的數(shù)據(jù)通信速率及自適應成功標志發(fā)送給所述寄存器配置模塊,以及,如果檢測到所述MCLK的周期信息滿足第二預設條件,則產(chǎn)生自適應失敗標志并關閉自適應功能,并將所述自適應失敗標志發(fā)送給所述寄存器配置模塊;
所述寄存器配置模塊,還用于根據(jù)所述自適應成功標志配置當前的數(shù)據(jù)通信速率為所述更新的數(shù)據(jù)通信速率,以及根據(jù)所述自適應失敗標志配置當前的數(shù)據(jù)通信速率為系統(tǒng)發(fā)送給所述寄存器配置模塊的默認數(shù)據(jù)通信速率;
所述接口時序控制模塊,用于根據(jù)所述寄存器配置模塊中的第二配置信息和MCLK信息生成接口時序,所述第二配置信息是與TDD模式子幀類型對應的信息;
所述數(shù)據(jù)與時序處理模塊,用于根據(jù)所述接口時序傳輸數(shù)據(jù),根據(jù)所述寄存器配置模塊中的通道數(shù)量及當前的數(shù)據(jù)通信速率處理數(shù)據(jù)。
2.根據(jù)權利要求1所述的裝置,其特征在于,所述配置信息包括:接口模塊使能,通道數(shù)量,默認數(shù)據(jù)通信速率,TDD模式子幀類型,自適應功能使能,自適應成功檢測次數(shù),自適應失敗檢測次數(shù)。
3.根據(jù)權利要求1所述的裝置,其特征在于,所述速率自適應模塊包括:MCLK周期檢測子模塊、MCLK時鐘穩(wěn)定度檢測子模塊、速率自適應失效檢測子模塊和速率自適應信息更新子模塊;其中,
所述MCLK周期檢測子模塊,用于通過工作時鐘獲取MCLK的周期信息,將所述MCLK的周期信息實時發(fā)送給所述MCLK時鐘穩(wěn)定度檢測子模塊和速率自適應信息更新子模塊;
所述MCLK時鐘穩(wěn)定度檢測子模塊,用于當檢測連續(xù)兩次的MCLK的周期信息一致次數(shù)滿足預設的自適應成功數(shù)值時,觸發(fā)所述速率自適應信息更新子模塊產(chǎn)生更新的數(shù)據(jù)通信速率,并將所述更新的數(shù)據(jù)通信速率發(fā)送給所述寄存器配置模塊;
所述MCLK時鐘穩(wěn)定度檢測子模塊,還用于當檢測連續(xù)兩次的MCLK的周期信息不一致次數(shù)滿足自適應失敗數(shù)值時,觸發(fā)所述速率自適應信息更新子模塊關閉自適應功能。
4.根據(jù)權利要求3所述的裝置,其特征在于,所述MCLK時鐘穩(wěn)定度檢測子模塊,具體用于,
當檢測連續(xù)兩次的MCLK的周期信息一致時,內(nèi)部的時鐘穩(wěn)定計數(shù)器執(zhí)行一次累加計數(shù),得到一個第一累加計數(shù)值;
以及,當所述第一累加計數(shù)值達到預先配置的自適應成功數(shù)值時,產(chǎn)生一個速率自適應成功標志;
以及,將所述速率自適應成功標志發(fā)送給所述速率自適應信息更新子模塊和寄存器配置模塊;
所述速率自適應信息更新子模塊,用于當檢測到所述速率自適應成功標志時,將MCLK的周期信息轉(zhuǎn)化為數(shù)據(jù)通信速率;
以及,將MCLK的周期信息轉(zhuǎn)化的數(shù)據(jù)通信速率作為更新的數(shù)據(jù)通信速率發(fā)送給所述寄存器配置模塊。
5.根據(jù)權利要求3所述的裝置,其特征在于,所述MCLK時鐘穩(wěn)定度檢測子模塊,還用于,
當檢測連續(xù)兩次的MCLK的周期信息不一致時,內(nèi)部的時鐘穩(wěn)定計數(shù)器執(zhí)行一次累加計數(shù)清零,產(chǎn)生一個MCLK變動標志;
以及,將所述MCLK變動標志發(fā)送給所述速率自適應失效檢測子模塊;
所述速率自適應失效檢測子模塊,用于檢測到MCLK變動標志時,其內(nèi)部的時鐘變化計數(shù)器進行一次累加計數(shù)操作,得到一個第二累計計數(shù)值;
以及,當所述第二累加計數(shù)值達到預先配置的自適應失敗數(shù)值時,產(chǎn)生一個速率自適應失敗標志;
以及,將所述速率自適應失敗標志發(fā)送給所述速率自適應信息更新子模塊和寄存器配置模塊;
所述速率自適應信息更新子模塊,還用于當檢測到速率自適應失敗標志時,關閉速率自適應功能。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市中興微電子技術有限公司,未經(jīng)深圳市中興微電子技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610962540.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





