[發(fā)明專利]一種抗漏電干擾的可調(diào)計時電路有效
| 申請?zhí)枺?/td> | 201610948469.7 | 申請日: | 2016-10-26 |
| 公開(公告)號: | CN106527100B | 公開(公告)日: | 2019-01-15 |
| 發(fā)明(設(shè)計)人: | 白勝天;成楊;張樹曉 | 申請(專利權(quán))人: | 中穎電子股份有限公司 |
| 主分類號: | G04F10/02 | 分類號: | G04F10/02 |
| 代理公司: | 上海專利商標事務(wù)所有限公司 31100 | 代理人: | 胡林嶺 |
| 地址: | 200335 上*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 漏電 計時電路 控制信號 外接電容 可調(diào) 受控計數(shù)器 時鐘信號 使能信號 輸出控制 比較器 預(yù)設(shè) 邏輯電路輸出 接收時鐘 輸出比較 輸出信號 延遲 充電 輸出 | ||
本發(fā)明提供了一種抗漏電干擾的可調(diào)計時電路。抗漏電干擾的可調(diào)計時電路包括:比較器,用于將外接電容的電壓與一預(yù)設(shè)的電壓閾值進行比較并輸出比較結(jié)果;邏輯電路,具有接收時鐘信號的端口,能接收使能信號、所述比較器的輸出信號以及時鐘信號,并輸出控制信號,其中,邏輯電路從使能信號有效且外接電容開始充電開始,直到外接電容的電壓到達預(yù)設(shè)的電壓閾值的這段時間內(nèi)對時鐘信號進行計數(shù),并獲得第一計數(shù)值;邏輯電路對第一計數(shù)值進行調(diào)整,并輸出控制信號;受控計數(shù)器,用于接收欲延遲的輸入信號以及控制信號,并根據(jù)控制信號進行計數(shù),當(dāng)計數(shù)至第二計數(shù)值時,受控計數(shù)器才輸出輸入信號,其中,第二計數(shù)值由邏輯電路輸出的控制信號所確定。
技術(shù)領(lǐng)域
本發(fā)明涉及IC設(shè)計領(lǐng)域,尤其涉及需要計時功能的IC電路。
背景技術(shù)
某些芯片出于應(yīng)用需求,需要可調(diào)節(jié)時間的計時功能。如果要在芯片封裝后對計時進行調(diào)節(jié),一般會利用芯片PIN腳或者更換PIN腳所接外部器件進行選擇,或者利用芯片通訊來進行調(diào)節(jié)。對于通過更換外部器件來調(diào)節(jié)芯片內(nèi)部計時的,現(xiàn)有技術(shù)中比較常用的是利用對外接電容充放電(I*t=C*V)來實現(xiàn)。但這種方式在計時較長時會存在外接電容上下拉電流小的問題。例如在鋰電保護產(chǎn)品中,過流保護功能的實現(xiàn)需要長達1s的計時,若利用對外接電容充放電來實現(xiàn),在上拉翻轉(zhuǎn)點電壓為5V的情況下,0.1uF的外接電容需要的上拉電流僅為0.5uA(0.5uA=0.1uF*5V/1s)。這樣的上拉電流很小,如果在外接電容的端口處存在漏電或者外接電容有漏電,那么計時就受到影響并很可能無法生效。
圖1A為現(xiàn)有技術(shù)中外接電容的端口(COFF)無漏電的計時波形圖。
圖1B為現(xiàn)有技術(shù)中外接電容的端口(COFF)有漏電的計時波形圖。
其中,VTR為計時停止時COFF的電壓。當(dāng)外接電容的端口(COFF)處存在漏電時,計時很可能永遠就無法生效,如圖1B所示。
因此,對于利用電容充電來實現(xiàn)調(diào)節(jié)計時功能的方式,如何增大充電電流以實現(xiàn)抗漏電干擾的方案是目前業(yè)界亟需尋求的。
發(fā)明內(nèi)容
為了解決這個問題,本發(fā)明公開了一種抗漏電干擾的可調(diào)計時電路。該電路可以廣泛應(yīng)用于各種需要內(nèi)部計時的芯片中。
在一個實施例中,本發(fā)明提供了一種抗漏電干擾的可調(diào)計時電路,其特征在于,所述抗漏電干擾的可調(diào)計時電路包括:
比較器,用于將外接電容的電壓與一預(yù)設(shè)的電壓閾值(VTR)進行比較并輸出比較結(jié)果;
邏輯電路,所述邏輯電路具有接收時鐘信號的端口,所述邏輯電路接收使能信號、所述比較器的輸出信號以及所述時鐘信號(CLK),并輸出控制信號,其中,所述邏輯電路從使能信號有效且外接電容開始充電開始,直到外接電容的電壓到達所述預(yù)設(shè)的電壓閾值(VTR)的這段時間內(nèi)對所述時鐘信號(CLK)進行計數(shù),并獲得第一計數(shù)值;所述邏輯電路對所述第一計數(shù)值進行調(diào)整,并輸出所述控制信號;
受控計數(shù)器,所述受控計數(shù)器用于接收欲延遲的輸入信號(IN)以及所述邏輯電路輸出的所述控制信號,并根據(jù)所述控制信號進行計數(shù),當(dāng)計數(shù)至第二計數(shù)值時,受控計數(shù)器才輸出所述輸入信號,其中,所述第二計數(shù)值由所述邏輯電路輸出的控制信號所確定。
在一個實施例中,所述抗漏電干擾的可調(diào)計時電路還包括:
用于連接外接電容的端口(COFF)。
在一個實施例中,所述電壓閾值(VTR)由實際需求和電路實現(xiàn)決定。
在一個實施例中,所述控制信號為所述第一計數(shù)值的函數(shù),用于對所述受控計數(shù)器進行調(diào)節(jié)。
在一個實施例中,所述抗漏電干擾的可調(diào)計時電路還包括:
上拉電路,至少包括電流源或者電阻,所述上拉電路與所述連接外接電容的端口(COFF)相連接;
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中穎電子股份有限公司,未經(jīng)中穎電子股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610948469.7/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





