[發明專利]非易失性存儲裝置有效
| 申請號: | 201610866285.6 | 申請日: | 2016-09-30 |
| 公開(公告)號: | CN107039075B | 公開(公告)日: | 2021-06-22 |
| 發明(設計)人: | 見谷真;林田廣宣 | 申請(專利權)人: | 艾普凌科有限公司 |
| 主分類號: | G11C16/10 | 分類號: | G11C16/10 |
| 代理公司: | 中國專利代理(香港)有限公司 72001 | 代理人: | 何欣亭;付曼 |
| 地址: | 日本*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 非易失性 存儲 裝置 | ||
1.一種非易失性存儲裝置,其特征在于,具備:
在時鐘端子并聯連接的第一開關和第一噪聲濾波器電路;
根據從數據輸入端子輸入的數據對指令進行解碼的指令解碼器電路;
比較從所述時鐘端子輸入的時鐘數和規定數而檢測時鐘數的異常、若檢測到異常則輸出異常檢測信號的時鐘脈沖監視器電路;
接受所述異常檢測信號而設置異常檢測標志的時鐘脈沖監視器寄存器;
將所述異常檢測標志向外部輸出的輸出電路;以及
按照所述異常檢測標志切換第一狀態和第二狀態的模式選擇電路,
所述第一狀態是所述第一開關導通而所述第一噪聲濾波器電路無效,
所述第二狀態是所述第一開關截止而所述第一噪聲濾波器電路有效,
所述異常檢測標志被設置后的數據讀取期間為所述第二狀態。
2.如權利要求1所述的非易失性存儲裝置,其特征在于,
具備在芯片選擇端子并聯連接的第二開關和第二噪聲濾波器電路,
在所述第一狀態下所述第二開關導通,在所述第二狀態下所述第二開關截止。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于艾普凌科有限公司,未經艾普凌科有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610866285.6/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:半導體存儲裝置
- 下一篇:電子部件用多層布線膜以及覆蓋層形成用濺射靶材





