[發明專利]一種PCIEPCS電路在審
| 申請號: | 201610745971.8 | 申請日: | 2016-08-29 |
| 公開(公告)號: | CN107783925A | 公開(公告)日: | 2018-03-09 |
| 發明(設計)人: | 徐萍 | 申請(專利權)人: | 徐萍 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 110179 遼寧省*** | 國省代碼: | 遼寧;21 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 pciepcs 電路 | ||
所屬技術領域
本發明涉及一種PCIE3.0 PCS電路,適用于計算機領域。
背景技術
在計算機系統中,子系統間必須有連接彼此的接口。多年以來,這些工作都是由總線來完成。隨著信息技術的爆炸性發展,互鎖效應使得系統的整體性能難以得到相應提升,于是在1987年Compaq公司首次提出將系統總線與IO總線切分開來,系統在性能提升方面迎來了曙光。高速的處理器組件脫離了低速IO設備的束縛得以迅速發展,雖然IO總線同樣推陳出新,但相比前者其發展滯后。二者發展速度的差異,使得IO接口總線技術已逐步成為計算機技術應用與發展的桎梏。
連接微處理器和存儲單元的系統總線在頻率以及電壓方面始終以一定速率發展,但是類似PCI總線的并行式總線無法與之匹配。原因包括:與時鐘同步的數據傳輸受信號抖動及信號路徑規則限制;音視頻數據流的傳輸在桌面和移動設備越來越普遍,但是并行式總線暫無法支持依時性數據。
PCI-SIG發布了第三代IO總線3GI0,即PCIE,其以超高的傳輸速度、點對點等技術,從本質上實現了數據傳輸速率的提升。PCIE延續了PCI總線中最有效的特性,保留了通訊模型和下載配置機制,對于PCI總線協議的全部軟件都能夠向下兼容[po],這使得己有的操作系統和設備驅動能夠在無修改的條件下直接啟動運行。與之前的總線相比,PCIE最本質的改變與提升是轉變了連接方式,即使用點對點互連而非采用共享式連接結構,緩解了PCI總線負載與電氣設備數量之間的矛盾。PCIE結構中,每個設備都有獨用的連接而無需在多個設備間共享帶寬,以雙單工的點對點連接輕松實現了其他接口技術難以達到的超高帶寬。
相比國外在PCIE產品方面取得的重大成就,目前國內對于PCIE的研究雖然也在不斷發展中,但在整體水平上相對落后,且多集中于低版本的產品。目前,己有多家科研機構、學校和廠商介入了PCIE的研究。
發明內容
本發明提供一種PCIE3.0 PCS電路,電路結構緊湊,體積小,工作穩定,適應性好,提高了工作效率,功耗較低,且具有良好的抗干擾性和可靠性,實現了預期所給定的功能特性。
本發明所采用的技術方案是。
PCIE3.0 PCS電路由lfsr-en信號產生電路、有序集指示信號產生電路、邏輯位置修正電路組成。
所述lfsr-en信號產生電路檢測到圖中任意有序集的起始邊界時,經過前兩個或門以及寄存器之后,起始邊界指示信號變成在整個有序集傳輸期間都有效的新的指示信號blk disable。而或非門的加入則是為了覆蓋計算無效字節輸入的情況。Ifsr-en無效時,scrambler3 scrml的LFSR停止更新。
第三個控制信號為控制整塊數據不加擾的控制信號blk not scrml,依據上述規則,分析可知在此信號的計算過程中可以借助于lfsr-en信號產生過程中所使用的中間變量blk disable,除此之外可以看到還需要添加對于SDS有序集的不加擾控制信號sds disable,其計算過程與blk disable類似。
所述有序集指示信號產生電路當檢測到有效的有序集起始標志字節時,表示該有序集的發送開始。起始字符之后為有序集內部字節,在隨后的時間內該指示信號保持原值,直到下一個塊的起始。有序集指示信號己在scrambler3ctrl模塊信號列表中列出。scrambler3 scrml模塊主要完成對數據加擾,此模塊所需控制信號己由scrambler3es ctrl模塊產生, scrambler3 scrml模塊首先根據控制信號完成LFSR的值更新。實現LFSR更新依然采用并行算法。由于一次性即可產生16-bit的偽隨機序列,因此不需要像Scramblerl2中采用兩個LFSR更新。
所述邏輯位置修正電路對數據字符的邊界予以確定,但PCIE3.0數據的傳輸以塊為單位,每個塊會跨越多個周期。因此,在確定數據字符的邊界之后,還需產生能夠標識塊邊界的指示信號。SKIP由于其長度不定的特性,會使得塊邊界發生移動;經過128b/130b編碼的數據,每個塊會添加2-bit的同步頭,根據方案中結構進行計算,每接收8個塊,在輸出數據時將會產生一個冗余周期。
本發明的有益效果是:電路結構緊湊,體積小,工作穩定,適應性好,提高了工作效率,功耗較低,且具有良好的抗干擾性和可靠性,實現了預期所給定的功能特性。
附圖說明
下面結合附圖和實施例對本發明進一步說明。
圖1是本發明的lfsr-en信號產生電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于徐萍,未經徐萍許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610745971.8/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種應用于柱形旋轉靶的擋板組件
- 下一篇:一種復合鍍膜工藝





