[發明專利]層疊存儲器件及包括其的半導體存儲系統有效
| 申請號: | 201610528421.0 | 申請日: | 2016-07-06 |
| 公開(公告)號: | CN106782665B | 公開(公告)日: | 2020-07-14 |
| 發明(設計)人: | 金庚煥;李鐘天;崔永載 | 申請(專利權)人: | 愛思開海力士有限公司 |
| 主分類號: | G11C29/00 | 分類號: | G11C29/00;G11C29/18;G11C29/56 |
| 代理公司: | 北京弘權知識產權代理事務所(普通合伙) 11363 | 代理人: | 李少丹;許偉群 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 層疊 存儲 器件 包括 半導體 存儲系統 | ||
1.一種層疊存儲器件,包括:
使用多個穿通芯片電極而層疊的多個核心裸片和一個基底裸片,
其中,核心裸片中的每個包括:
多個輸入焊盤,能夠在晶片級測試模式中從外部接收地址;
控制信號發生單元,能夠對經由輸入焊盤而接收到的地址進行解碼以產生第一控制信號;
地址發生單元,能夠基于經由輸入焊盤而接收到的地址來產生第一地址;以及
信號選擇單元,能夠選擇第一控制信號和經由對應的穿通芯片電極而從基底裸片接收到的第二控制信號之一以輸出全局控制信號,以及選擇第一地址和經由對應的穿通芯片電極而從基底裸片接收到的第二地址之一以輸出全局地址。
2.如權利要求1所述的層疊存儲器件,其中,在晶片級測試模式中,信號選擇單元選擇第一控制信號和第一地址。
3.如權利要求2所述的層疊存儲器件,還包括:
地址鎖存單元,能夠鎖存經由輸入焊盤而接收到的地址以將鎖存的地址提供給控制信號發生單元和地址發生單元。
4.如權利要求2所述的層疊存儲器件,其中,控制信號發生單元包括:
解碼器,能夠對經由輸入焊盤而接收到的地址進行解碼以產生用于對應的核心裸片的內部操作的命令脈沖信號;以及
控制信號輸出單元,能夠基于命令脈沖信號來輸出第一控制信號。
5.如權利要求4所述的層疊存儲器件,其中,命令脈沖信號包括激活信號、預充電信號、刷新信號、讀取信號、寫入信號和模式寄存器設置MRS信號。
6.如權利要求4所述的層疊存儲器件,其中,第一控制信號包括存儲體激活信號、列地址選通CAS信號和測試模式信號。
7.一種層疊存儲器件,包括:
使用多個穿通芯片電極而層疊的多個核心裸片和一個基底裸片,
其中,核心裸片中的每個包括:
多個輸入焊盤,能夠在晶片級測試模式中從外部接收列地址和行地址;
地址鎖存單元,能夠鎖存經由輸入焊盤而接收到的行地址和列地址以輸出行鎖存地址和列鎖存地址;
行信號發生單元,能夠對行鎖存地址進行解碼以產生第一行控制信號,以及基于行鎖存地址來產生第一行地址;
列信號發生單元,能夠對列鎖存地址進行解碼以產生第一列控制信號,以及基于列鎖存地址來產生第一列地址;
行信號選擇單元,能夠基于晶片級測試使能信號而選擇第一行控制信號和經由對應的穿通芯片電極而從基底裸片接收到的第二行控制信號之一以輸出全局行控制信號,以及基于晶片級測試使能信號而選擇第一行地址和經由對應的穿通芯片電極而從基底裸片接收到的第二行地址之一以輸出全局行地址;以及
列信號選擇單元,能夠基于晶片級測試使能信號而選擇第一列控制信號和經由對應的穿通芯片電極而從基底裸片接收到的第二列控制信號之一以輸出全局列控制信號,以及基于晶片級測試使能信號而選擇第一列地址和經由對應的穿通芯片電極而從基底裸片接收到的第二列地址之一以輸出全局列地址。
8.如權利要求7所述的層疊存儲器件,其中,在晶片級測試模式中,
行信號選擇單元選擇第一行控制信號和第一行地址,以及
列信號選擇單元選擇第一列控制信號和第一列地址。
9.如權利要求8所述的層疊存儲器件,其中,行信號發生單元包括:
行解碼器,能夠對行鎖存地址進行解碼以產生用于對應的核心裸片的內部操作的行命令脈沖信號;
行控制信號輸出單元,能夠基于行命令脈沖信號來輸出第一行控制信號;以及
行地址發生單元,能夠基于行鎖存地址來產生第一行地址。
10.如權利要求9所述的層疊存儲器件,其中,行命令脈沖信號包括激活信號、預充電信號和刷新信號。
11.如權利要求9所述的層疊存儲器件,其中,行控制信號輸出單元響應于行命令脈沖信號而產生多個存儲體激活信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛思開海力士有限公司,未經愛思開海力士有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610528421.0/1.html,轉載請聲明來源鉆瓜專利網。





