[發明專利]回波消除電路、用于數字通信系統的接收器及回波消除方法在審
| 申請號: | 201610504566.7 | 申請日: | 2016-06-30 |
| 公開(公告)號: | CN107566011A | 公開(公告)日: | 2018-01-09 |
| 發明(設計)人: | 陳家偉;鄭凱文;賴科印;童泰來 | 申請(專利權)人: | 晨星半導體股份有限公司 |
| 主分類號: | H04B3/23 | 分類號: | H04B3/23;H04M9/08 |
| 代理公司: | 上海專利商標事務所有限公司31100 | 代理人: | 徐偉 |
| 地址: | 中國臺灣新竹縣*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 回波 消除 電路 用于 數字通信 系統 接收器 方法 | ||
技術領域
本發明系指一種回波消除電路、用于數字通信系統的接收器及回波消除方法,尤指一種可消除前回波(Pre-echo)信號的回波消除電路、接收器及回波消除方法。
背景技術
數字通信系統如數字視頻廣播系統(Digital Video Broadcasting,DVB)已廣泛地應用于日常生活當中。簡單來說,數字通信系統包含一傳送端及一接收端,無線信號由傳送端發射后,經由一信道抵達接收端。實際上,數字通信系統的信道通常為一多重路徑信道(Multi-path Channel),即傳送端所傳送的無線信號會依循多重路徑抵達接收端。一般來說,依循一主路徑(Main Path)抵達接收端的信號稱之為一期望信號(Desired Signal),而依循其余路徑抵達接收端的信號稱之為回波信號。
當期望信號比回波信號早抵達接收端時,此回波信號稱之為后回波(Post-echo)信號,習知技術中,可利用一般白噪聲濾波器(Whitening Filter)來消除后回波信號的接收器。另一方面,當回波信號先于期望信號抵達接收端(即回波信號先抵達接收端后,期望信號才抵達接收端)時,此回波信號稱之為前回波(Pre-echo)信號。然而,前敘可消除后回波的一般白噪聲濾波器架構無法成功地消除前回波信號,而使得接收端的解碼電路無法正確地解碼出傳送端所發射的無線信號。
因此,如何提供可消除前回波信號的回波消除電路及回波消除方法就成為業界所努力的目標之一。
發明內容
因此,本發明的主要目的即在于提供一種可消除前回波信號的回波消除電路、用于數字通信系統的接收器及回波消除方法,以改善習知技術的缺點。
本發明揭露一種回波消除電路,用于一接收器,用來消除來自一信道的一前回波(Pre-echo),該回波消除電路包含有一延遲模塊,用來接收一輸入信號,并延遲該輸入信號而產生多個延遲信號;一乘法模塊,耦接于該延遲模塊,用來將該多個延遲信號分別乘以多個系數,以產生多個相乘結果;一總和單元,耦接于該乘法模塊,用來將該多個相乘結果進行一總和運算,以產生一總和信號;一減法單元,耦接于該延遲模塊,用來接收對該多個延遲信號的一第一延遲信號,并根據該第一延遲信號產生一相減信號;以及一系數計算單元,耦接于該減法單元,用來根據該相減信號計算該多個系數;其中,該回波消除電路輸出一輸出信號為該相減信號。
本發明另揭露一種接收器,用于一數字通信系統,該接收器包含有一時間回復電路;以及一回波消除電路,該回波消除電路包含有一延遲模塊,用來接收一輸入信號,并延遲該輸入信號而產生多個延遲信號;一乘法模塊,耦接于該延遲模塊,用來將該多個延遲信號分別乘以多個系數,以產生多個相乘結果;一總和單元,耦接于該乘法模塊,用來將該多個相乘結果進行一總和運算,以產生一總和信號;一減法單元,耦接于該延遲模塊,用來接收對該多個延遲信號的一第一延遲信號,并根據該第一延遲信號產生一相減信號;以及一系數計算單元,耦接于該減法單元,用來根據該相減信號計算該多個系數;其中,該回波消除電路輸出一輸出信號至該時間回復電路,該輸出信號為該相減信號。
本發明另揭露一種回波消除方法,用于一接收器,用來消除來自一信道的一前回波(Pre-echo),該回波消除方法包含有接收一輸入信號,并延遲該輸入信號而產生多個延遲信號;將該多個延遲信號分別乘以多個系數,以產生多個相乘結果;將該多個相乘結果進行一總和運算,以產生一總和信號;將該多個延遲信號的一第一延遲信號減去該總和信號,以產生一相減信號;以及根據該相減信號計算該多個系數,使得該總和信號包含有該前回波的信號成份。
附圖說明
圖1為本發明實施例一接收器的示意圖。
圖2為本發明實施例一回波消除電路的示意圖。
圖3為本發明實施例一回波消除電路的示意圖。
圖4為本發明實施例一回波消除電路的示意圖。
圖5為本發明實施例一回波消除流程的示意圖。
符號說明
1 接收器
12前級電路
14后級電路
122 射頻前端電路
124 模擬數字轉換器
126 內插電路
142 時間回復電路
144 相位回復電路
146 均衡器
10、20、30、40 回波消除電路
50流程
200 延遲模塊
202 乘法模塊
204 總和單元
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于晨星半導體股份有限公司,未經晨星半導體股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610504566.7/2.html,轉載請聲明來源鉆瓜專利網。





