[發明專利]LDO上下電次序控制電路及供電裝置有效
| 申請號: | 201610213365.1 | 申請日: | 2016-04-07 |
| 公開(公告)號: | CN107272797B | 公開(公告)日: | 2019-01-22 |
| 發明(設計)人: | 唐華;劉飛;荀本鵬;楊海峰 | 申請(專利權)人: | 中芯國際集成電路制造(上海)有限公司;中芯國際集成電路制造(北京)有限公司 |
| 主分類號: | G05F1/56 | 分類號: | G05F1/56 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 張振軍;吳敏 |
| 地址: | 201203 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | ldo 上下 次序 控制電路 供電 裝置 | ||
1.一種LDO上下電次序控制電路,用于供電裝置,所述供電裝置包括前級電源和后級電源,所述后級電源包括多路LDO電路,每路所述LDO電路的輸入端耦接所述前級電源的輸出端;所述LDO上下電次序控制電路包括多路延遲電路,每路所述延遲電路的輸入端連接所述前級電源的輸出端,每路所述延遲電路的輸出端耦接對應的LDO電路的使能端;其特征在于,所述LDO上下電次序控制電路還包括:
電壓檢測電路,其輸入端耦接所述前級電源的輸出端,適于對所述前級電源的輸出電壓進行檢測;
選擇電路,耦接所述電壓檢測電路以及所述延遲電路,適于根據所述電壓檢測電路的檢測結果,調整各路所述延遲電路的延遲時間。
2.根據權利要求1所述的LDO上下電次序控制電路,其特征在于,當所述電壓檢測電路的檢測結果表明所述前級電源下電時,所述選擇電路調節至少一路所述延遲電路的延遲時間,以使所述延遲時間為第一延遲時間,所述第一延遲時間不同于所述前級電源上電時所述延遲電路的第二延遲時間。
3.根據權利要求2所述的LDO上下電次序控制電路,其特征在于,所述延遲電路包括:電阻和電容;
所述電阻的輸入端連接所述前級電源的輸出端,其輸出端耦接對應所述LDO電路的使能端;所述電容的一端耦接所述電阻的輸出端,另一端接地。
4.根據權利要求3所述的LDO上下電次序控制電路,其特征在于,所述選擇電路為MOS管;所述MOS管的柵極耦接所述電壓檢測電路的輸出端,所述MOS管的輸入端耦接所述電阻的輸出端,所述MOS管的輸出端接地。
5.根據權利要求4所述的LDO上下電次序控制電路,其特征在于,所述電壓檢測電路的檢測結果表明所述前級電源的輸出電壓未達到所述MOS管的導通電壓時,所述MOS管關斷,所述前級電源的輸出電壓經由所述延遲電路輸出至對應的LDO電路的使能端,經過所述第二延遲時間后,對應的LDO電路的使能端電壓被拉高,所述LDO電路上電;所述電壓檢測電路的檢測結果表明所述前級電源的輸出電壓達到所述MOS管的所述導通電壓時,所述MOS管導通,所述電阻經由所述MOS管接地,經過所述第一延遲時間后,對應的LDO電路的使能端電壓被拉低,所述LDO電路下電。
6.根據權利要求3所述的LDO上下電次序控制電路,其特征在于,所述第一延遲時間和所述第二延遲時間根據所述電壓檢測電路的檢測結果以及所述電阻和所述電容的參數聯合控制。
7.根據權利要求6所述的LDO上下電次序控制電路,其特征在于,所述電阻的值和所述電容的值的乘積越小,所述第二延遲時間越小。
8.根據權利要求2至7任一項所述的LDO上下電次序控制電路,其特征在于,所述電壓檢測電路將所述前級電源的輸出電壓劃分為電壓值不同的等級電壓,并作為所述電壓檢測電路的檢測結果。
9.根據權利要求8所述的LDO上下電次序控制電路,其特征在于,所述選擇電路按照所述等級電壓調整各路所述延遲電路的所述第一延遲時間。
10.根據權利要求9所述的LDO上下電次序控制電路,其特征在于,所述多路延遲電路各自的第一延遲時間相同或不同。
11.一種供電裝置,包括前級電源和后級電源,所述后級電源包括多路LDO電路,每路所述LDO電路的輸入端耦接所述前級電源的輸出端,其特征在于,所述供電裝置還包括如權利要求1至10任一項所述的LDO上下電次序控制電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中芯國際集成電路制造(上海)有限公司;中芯國際集成電路制造(北京)有限公司,未經中芯國際集成電路制造(上海)有限公司;中芯國際集成電路制造(北京)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610213365.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種帶隙基準電路
- 下一篇:電壓控制方法及其控制系統





