[發明專利]一種用于可編程器件的降低時鐘偏移的方法有效
| 申請號: | 201610098914.5 | 申請日: | 2016-02-23 |
| 公開(公告)號: | CN105786087B | 公開(公告)日: | 2018-08-03 |
| 發明(設計)人: | 謝長生;于宗光;單悅爾;匡晨光 | 申請(專利權)人: | 無錫中微億芯有限公司 |
| 主分類號: | G06F1/10 | 分類號: | G06F1/10 |
| 代理公司: | 南京經緯專利商標代理有限公司 32200 | 代理人: | 朱小兵 |
| 地址: | 214000 江蘇省*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 可編程 器件 降低 時鐘 偏移 方法 | ||
1.一種用于可編程器件的降低時鐘偏移的方法,其特征在于,將芯片時鐘分為第一時鐘層次和若干個第二時鐘層次,第一時鐘層次和第二時鐘層次均采用單向魚骨型時鐘走線,其中,第一時鐘層次為垂直時鐘走線,第二時鐘層次均為水平時鐘走線,第一時鐘層次與時鐘源相連,第一時鐘層次通過多路選擇器MUX或時鐘緩沖器與第二時鐘層次相連,第二時鐘層次的時鐘通過時鐘緩沖器與若干個時鐘負載相連,近時鐘源端的時鐘緩沖器的單元延遲比遠時鐘源端的時鐘緩沖器的單元延遲大,時鐘緩沖器之間的單元延遲差等于對應時鐘之間的走線延遲。
2.根據權利要求1所述的用于可編程器件的降低時鐘偏移的方法,其特征在于,時鐘源和第一時鐘層次之間設置鎖相環。
3.根據權利要求1所述的用于可編程器件的降低時鐘偏移的方法,其特征在于,時鐘緩沖器中設置時鐘控制使能。
4.根據權利要求1所述的用于可編程器件的降低時鐘偏移的方法,其特征在于,時鐘緩沖器為可編程控制的時鐘緩沖器。
5.根據權利要求1所述的用于可編程器件的降低時鐘偏移的方法,其特征在于,時鐘負載為寄存器或鎖存器或存儲器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于無錫中微億芯有限公司,未經無錫中微億芯有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610098914.5/1.html,轉載請聲明來源鉆瓜專利網。





