[實用新型]一種支持多路系統任意處理啟動及高冗余度的電路有效
| 申請號: | 201520669095.6 | 申請日: | 2015-08-31 |
| 公開(公告)號: | CN205050131U | 公開(公告)日: | 2016-02-24 |
| 發明(設計)人: | 王磊 | 申請(專利權)人: | 浪潮電子信息產業股份有限公司 |
| 主分類號: | G06F11/16 | 分類號: | G06F11/16 |
| 代理公司: | 濟南信達專利事務所有限公司 37100 | 代理人: | 國建全 |
| 地址: | 250101 山東*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 支持 系統 任意 處理 啟動 冗余 電路 | ||
技術領域
本實用新型涉及計算機系統電路設計領域,具體地說是提供一種面向多路系統支持系統中任意處理啟動及高冗余度的電路。
背景技術
在目前傳統的計算機電路設計中,處理器與PCH控制芯片間都是通過1組DMI總線直接相連,而DMI總線從信號的Serdes角度看還是基于PCIe的鏈路進行信號的傳輸。而在隨著數據量的增長,以往單路或雙路的服務器已經無法滿足市場對高速數據增長的需求,多路服務器系統中會支持更多的物理處理單元,更能勝任對大數據量處理的要求。
在傳統的計算多路系統電路設計中,通常將PCH控制芯片與系統中的第一顆處理器進行連接,尤其在多路系統中會設計至少4顆處理器,在電路上會將第一顆處理器CPU0與PCH控制芯片相連,這樣的優點是當系統不瞞配處理器時,系統可以從第一顆處理上啟動,這樣可以保證客戶的投資,同時硬件電路設計邏輯簡單。具體的,如附圖1所示,傳統多路系統的電路設計框圖中,只有處理器CPU0通過DMI總線與PCH控制芯片進行連接,之所以傳統的電路是這樣設計,主要是PCH控制芯片在物理設計時只設計1組DMI鏈路進行連接,因此無法實現多處理器與PCH的同時連接。這樣導致多路系統在啟動時必須搭配CPU0位置的處理器,搭配其他位置處理器則導致沒有DMI鏈路與PCH控制芯片進行連接,造成系統無法啟動,同時如果系統第一顆處理器CPU0位置的處理器出現故障,將直接導致PCH控制芯片與其他處理器無法通信,使系統無法啟動或系統直接出現故障,將直接影響客戶應用的運行,造成巨大的經濟損失。
發明內容
本實用新型的技術任務是針對現有技術的不足,提供一種面向多路系統支持系統中任意處理啟動及高冗余度的電路,以克服現有PCH控制芯片的DMI總線只有1組,無法同時連接多個物理的處理單元,在系統啟動及冗余性方面存在著很大缺陷的問題。
為了實現上述目的,本實用新型設計時突破傳統的電路設計中將通用處理器用于引出的DMI鏈路直接與PCH控制芯片直接連接的方式,設計一個基于PCIeSwitch芯片的邏輯電路,在多路系統中實現每個處理器的DMI鏈路與PCH控制芯片的共享式訪問,不但使多路系統可以從任意的處理器CPU上啟動,而且更重要的是在多路系統中可實現任意處理器CPU出現物理故障后,不會影響系統的啟動和運行,提高整個多路系統的冗余性和安全性。
本實用新型解決其技術問題所采用的技術方案是:
一種支持多路系統任意處理啟動及高冗余度的電路,包括CPU0、CPU1、CPU2及CPU3四顆處理器,每顆處理器支持兩組快速通道互聯QPI,每顆處理器間通過QPI鏈路進行連接,從每顆處理器內部引出1條DMI總線分別連接至PCIeSwitch芯片上,PCIeSwitch芯片再經DMI總線與PCH控制芯片Patssburg連接,PCH控制芯片Patssburg設計連接BMC芯片、磁盤設備、USB設備及PowervilleI350網絡芯片。
所述BMC芯片具有一個SPI總線接口,該SPI總線接口與BIOS芯片相連,BMC芯片通過12C總線連接復雜可編程邏輯器件CPLD相連,BMC芯片經Broadcom54610及FCIConnerter與計算機相連接。
所述PCH控制芯片Patssburg上引出兩個SATA6Gb/s傳輸接口,每個SATA6Gb/s傳輸接口分別連接到相應的mSATA上,PCH控制芯片Patssburg上引出四個SATA3Gb/s傳輸接口,每個SATA3Gb/s傳輸接口分別連接到相應的SAS/SSD/PCIeSSD上。
所述處理器CPU1、CPU2及CPU3各引出兩條PCIeGen3x8信號線,每條PCIeGen3x8信號線對應連接至PCIeGen3x8Slot,處理器CPU1、CPU2及CPU3各引出一條PCIeGen3x16信號線,每條PCIeGen3x16信號線對應連接至PCIeGen3x16Slot。
所述DMI總線采用DMI3.0總線。
本實用新型的一種支持多路系統任意處理啟動及高冗余度的電路,與現有技術相比,所產生的有益效果是:
本實用新型采用了一種新型的電路設計,不但保留在原有系統不瞞配處理器的情況下,可搭配1顆處理器啟動的功能,而且此處理器可以任意的選擇,并不局限在傳統的必須搭配在CPU0的位置,CPU配置的靈活性有了大幅的提供,而且更重要的是在多路系統中可實現任意CPU出現物理故障后,不會影響系統的啟動和運行,提高整個多路系統的冗余性和安全性。
附圖說明
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于浪潮電子信息產業股份有限公司,未經浪潮電子信息產業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201520669095.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:玻璃基板上二維碼的對位掃描裝置
- 下一篇:基于主控因子的真隨機數后處理系統





