[實(shí)用新型]DSP和FPGA共用FLASH系統(tǒng)有效
| 申請(qǐng)?zhí)枺?/td> | 201520531133.1 | 申請(qǐng)日: | 2015-07-20 |
| 公開(kāi)(公告)號(hào): | CN204833266U | 公開(kāi)(公告)日: | 2015-12-02 |
| 發(fā)明(設(shè)計(jì))人: | 盧業(yè)青;裴曉旭;陳坤 | 申請(qǐng)(專利權(quán))人: | 安徽唯嵩光電科技有限公司 |
| 主分類號(hào): | G06F15/167 | 分類號(hào): | G06F15/167 |
| 代理公司: | 暫無(wú)信息 | 代理人: | 暫無(wú)信息 |
| 地址: | 233000 安徽省合肥*** | 國(guó)省代碼: | 安徽;34 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | dsp fpga 共用 flash 系統(tǒng) | ||
技術(shù)領(lǐng)域
本實(shí)用新型涉及圖像處理領(lǐng)域,特別涉及一種DSP和FPGA共用FLASH系統(tǒng)。
背景技術(shù)
為了滿足圖像的高速處理和傳輸?shù)囊?,人們已?jīng)在越來(lái)越多的場(chǎng)合應(yīng)用DSP(DigitalSignalProcessor,數(shù)字信號(hào)處理器)和FPGA(FieldProgrammableGateArray,現(xiàn)場(chǎng)可編程門陣列)芯片相結(jié)合的方式。采用DSP+FPGA的數(shù)字硬件系統(tǒng)顯示出其優(yōu)越性,正越來(lái)越得到人們重視。當(dāng)硬件電路越來(lái)越趨向于小型化和高集成度的時(shí)候,盡量減少外圍電路就成了一個(gè)重要的課題。通常的做法是分別用各自的FLASH或者是EEPROM來(lái)存儲(chǔ)DSP和FPGA的程序,這樣就增大了硬件電路的尺寸,并且加大了電源的開(kāi)銷,當(dāng)然還有經(jīng)濟(jì)方面的耗費(fèi)。
實(shí)用新型內(nèi)容
本實(shí)用新型提供一種DSP和FPGA共用FLASH系統(tǒng),在不增大硬件電路尺寸的情況下集成了DSP和FPGA,降低成本。
本實(shí)用新型采用的技術(shù)方案是:
DSP和FPGA共用FLASH系統(tǒng),包括DSP、FPGA和FLASH,所述DSP和FLASH之間通過(guò)異步總線將DSP與FPGA的I/O口連接起來(lái),所述FPGA與FLASH之間采用直接訪問(wèn)的方式連接,所述DSP通過(guò)程序和SN74AHC1G04芯片控制FLASH的觸發(fā)工作模式,所述DSP與FLASH的RP口連接,所述DSP通過(guò)DSP_SYSTEM_RESET信號(hào)來(lái)控制FLASH和FPGA的RESET的時(shí)間和動(dòng)作順序。
優(yōu)選的,所述DSP和FLASH之間的聯(lián)系方式為雙向連接,數(shù)據(jù)相互傳輸。
作為優(yōu)選的,所述DSP和FPGA均無(wú)BOOT。
進(jìn)一步的,所述FPGA進(jìn)行自BOOT,然后FPGA與FLASH建立起地址訪問(wèn)關(guān)系,并計(jì)算復(fù)位的時(shí)長(zhǎng),在規(guī)定的BOOT時(shí)長(zhǎng)后結(jié)束。
進(jìn)一步的,所述DSP通過(guò)BOOT程序來(lái)完成BOOT。
本實(shí)用新型的有益效果是:
本實(shí)用新型提供的DSP和FPGA共用一片外部存儲(chǔ)FLASH,系統(tǒng)進(jìn)行逐步、逐級(jí)的來(lái)實(shí)現(xiàn)DSP和FPGA共同訪問(wèn)外部存儲(chǔ)FLASH。
附圖說(shuō)明
下面結(jié)合附圖和具體實(shí)施方式對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)的說(shuō)明。
圖1為本實(shí)用新型一種DSP和FPGA共用FLASH系統(tǒng)示意圖。
具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型的實(shí)施例進(jìn)行詳細(xì)說(shuō)明,但是本實(shí)用新型可以由權(quán)利要求限定和覆蓋的多種不同方式實(shí)施。
如圖1所示,本實(shí)用新型公開(kāi)一種DSP和FPGA共用FLASH系統(tǒng),包括DSP、FPGA和FLASH,所述DSP和FLASH之間通過(guò)異步總線將DSP與FPGA的I/O口連接起來(lái),所述DSP和FLASH之間的連接方式為雙向連接,數(shù)據(jù)可以相互傳輸,然而FPGA與FLASH之間采用直接訪問(wèn)的方式連接。
所述DSP通過(guò)程序和SN74AHC1G04芯片控制FLASH的觸發(fā)工作模式,DSP_SYSTEM_RESET與FLASH的RP口連接,從而控制整個(gè)過(guò)程的BOOT順序和時(shí)間。
實(shí)施方式如下:
(1)DSP和FPGA均無(wú)BOOT。
(2)FPGA進(jìn)行自BOOT,然后FPGA與FLASH建立起地址訪問(wèn)關(guān)系,并計(jì)算復(fù)位的時(shí)長(zhǎng),在規(guī)定的BOOT時(shí)長(zhǎng)后結(jié)束,其目的是為了避開(kāi)DSP的BOOT。
(3)DSP通過(guò)BOOT程序來(lái)完成BOOT。這個(gè)過(guò)程,DSP主要完成了DSP通過(guò)FPGA來(lái)訪問(wèn)FLASH的地址訪問(wèn)。
以上所述的本實(shí)用新型方式,并不構(gòu)成對(duì)本實(shí)用新型保護(hù)范圍的限定。任何在本實(shí)用新型的精神和原則之內(nèi)所作的修改、等同替換和改進(jìn)等,均應(yīng)包含在本實(shí)用新型的權(quán)利要求保護(hù)范圍之內(nèi)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于安徽唯嵩光電科技有限公司,未經(jīng)安徽唯嵩光電科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201520531133.1/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F15-00 通用數(shù)字計(jì)算機(jī)
G06F15-02 .通過(guò)鍵盤輸入的手動(dòng)操作,以及應(yīng)用機(jī)內(nèi)程序的計(jì)算,例如,袖珍計(jì)算器
G06F15-04 .在引入被處理的數(shù)據(jù)的同時(shí),進(jìn)行編制程序的,例如,在同一記錄載體上
G06F15-08 .應(yīng)用插接板編制程序的
G06F15-16 .兩個(gè)或多個(gè)數(shù)字計(jì)算機(jī)的組合,其中每臺(tái)至少具有一個(gè)運(yùn)算器、一個(gè)程序器及一個(gè)寄存器,例如,用于數(shù)個(gè)程序的同時(shí)處理
G06F15-18 .其中,根據(jù)計(jì)算機(jī)本身在一個(gè)完整的運(yùn)行期間內(nèi)所取得的經(jīng)驗(yàn)來(lái)改變程序的;學(xué)習(xí)機(jī)器
- Flash存儲(chǔ)芯片總線信號(hào)分析工具
- 基于內(nèi)容結(jié)構(gòu)特征的網(wǎng)絡(luò)Flash搜索系統(tǒng)及搜索方法
- 一種測(cè)試Flash引擎的方法及裝置
- 處理flash文件的方法和系統(tǒng)
- 一種flash視頻播放方法及裝置
- 一種陣列雷達(dá)回波模擬器及其模擬方法
- 一種安全加載Flash文件的方法及裝置
- 數(shù)據(jù)中心交換機(jī)雙flash熱備份方法、系統(tǒng)、終端及存儲(chǔ)介質(zhì)
- 一種雙FLASH熱備份方法、裝置、設(shè)備和介質(zhì)
- 一種flash磨損均衡方法、裝置、設(shè)備及存儲(chǔ)介質(zhì)





