[發(fā)明專利]用以改善在處理器中重新執(zhí)行加載的裝置與方法有效
| 申請(qǐng)?zhí)枺?/td> | 201510926735.1 | 申請(qǐng)日: | 2015-12-14 |
| 公開(公告)號(hào): | CN105573718B | 公開(公告)日: | 2019-02-12 |
| 發(fā)明(設(shè)計(jì))人: | 吉拉德.M.卡爾;柯林.艾迪;G.葛蘭.亨利 | 申請(qǐng)(專利權(quán))人: | 上海兆芯集成電路有限公司 |
| 主分類號(hào): | G06F9/38 | 分類號(hào): | G06F9/38 |
| 代理公司: | 北京市柳沈律師事務(wù)所 11105 | 代理人: | 王珊珊 |
| 地址: | 上海市張江高科技*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用以 改善 處理器 重新 執(zhí)行 加載 裝置 方法 | ||
1.一種用以改善在一亂序處理器重新執(zhí)行加載的裝置,其特征在于,所述裝置包括:
第一保留站,用以派送第一加載微指令,以及若所述第一加載微指令是指示從多個(gè)規(guī)定的資源的其中一個(gè)而非從內(nèi)核上的高速緩存上提取操作數(shù)的規(guī)定的加載微指令,用以在保留總線進(jìn)行檢測(cè)和指示,其中所述規(guī)定的加載微指令包括根據(jù)x86特定總線周期的執(zhí)行所產(chǎn)生的加載指令;
重新執(zhí)行縮減器組件,用以檢測(cè)所述規(guī)定的加載微指令是指示非內(nèi)核資源,其中所述重新執(zhí)行縮減器組件用以檢測(cè)對(duì)應(yīng)非內(nèi)核資源的一加載微指令的運(yùn)算碼部分;
第二保留站,耦接至所述保留總線,且在所述第一加載微指令派送后的第一數(shù)量的時(shí)鐘周期之后,用以派送和所述第一加載微指令相依的一或多個(gè)新的微指令以進(jìn)行執(zhí)行,以及若在所述保留總線上指示了,響應(yīng)所述重新執(zhí)行縮減器組件的檢測(cè),所述第一加載微指令是所述規(guī)定的加載微指令,所述第二保留站用以緩存所述一或多個(gè)新的微指令的派送,直到所述第一加載微指令取得所述操作數(shù);以及
執(zhí)行單元,耦接至所述第一保留站,用以接收和執(zhí)行所述第一加載微指令。
2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述亂序處理器包括多內(nèi)核處理器,以及其中在所述多內(nèi)核處理器的每一內(nèi)核包括所述第一保留站和所述第二保留站。
3.根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述多個(gè)規(guī)定的資源的其中一個(gè)和所述每一內(nèi)核被安置在相同的芯片上,但配置在所述每一內(nèi)核之外。
4.根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述多個(gè)規(guī)定的資源未和所述多內(nèi)核處理器被安置在相同的芯片上。
5.根據(jù)權(quán)利要求1所述的裝置,其特征在于,還包括:
若無接收到微指令以進(jìn)行執(zhí)行時(shí),所述執(zhí)行單元用以進(jìn)入節(jié)能狀態(tài)。
6.根據(jù)權(quán)利要求5所述的裝置,其特征在于,若所述第一加載微指令非所述規(guī)定的加載微指令,當(dāng)超過提取所述操作數(shù)所需的所述第一數(shù)量的時(shí)鐘周期,所述執(zhí)行單元在對(duì)應(yīng)非命中的總線上指示,所述第一加載微指令未成功執(zhí)行,且啟動(dòng)所述一或多個(gè)新的微指令的重新執(zhí)行。
7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,若所述第一加載微指令是所述規(guī)定的加載微指令,當(dāng)超過提取所述操作數(shù)所需的所述第一數(shù)量的時(shí)鐘周期,所述執(zhí)行單元不會(huì)指示所述第一加載微指令未成功執(zhí)行,且預(yù)防所述一或多個(gè)新的微指令的重新執(zhí)行。
8.一種用以改善重新執(zhí)行加載的裝置,其特征在于,所述裝置包括:
多內(nèi)核處理器,包括多個(gè)內(nèi)核,其中所述多個(gè)內(nèi)核中的每一內(nèi)核包括
第一保留站,用以派送第一加載微指令,以及若所述第一加載微指令是指示從多個(gè)規(guī)定的資源的其中一個(gè)而非從內(nèi)核上的高速緩存上提取操作數(shù)的規(guī)定的加載微指令,用以在保留總線進(jìn)行檢測(cè)和指示,其中所述規(guī)定的加載微指令包括根據(jù)x86特定總線周期的執(zhí)行所產(chǎn)生的加載指令;
重新執(zhí)行縮減器組件,用以檢測(cè)所述規(guī)定的加載微指令是指示非內(nèi)核資源,其中所述重新執(zhí)行縮減器組件用以檢測(cè)對(duì)應(yīng)非內(nèi)核資源的一加載微指令的運(yùn)算碼部分;
第二保留站,耦接至所述保留總線,且在所述第一加載微指令派送后的第一數(shù)量的時(shí)鐘周期之后,用以派送和所述第一加載微指令相依的一或多個(gè)新的微指令以進(jìn)行執(zhí)行,以及若在所述保留總線上指示了,響應(yīng)所述重新執(zhí)行縮減器組件的檢測(cè),所述第一加載微指令是所述規(guī)定的加載微指令,所述第二保留站用以緩存所述一或多個(gè)新的微指令的派送,直到所述第一加載微指令取得所述操作數(shù);以及
執(zhí)行單元,耦接至所述第一保留站,用以接收和執(zhí)行所述第一加載微指令。
9.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述多內(nèi)核處理器包括x86-兼容性多內(nèi)核處理器。
10.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述多個(gè)規(guī)定的資源的其中一個(gè)和所述多個(gè)內(nèi)核中的每一內(nèi)核被安置在相同的芯片上,但配置在所述每一內(nèi)核之外。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海兆芯集成電路有限公司,未經(jīng)上海兆芯集成電路有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510926735.1/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。





