[發(fā)明專利]具有存儲器系統(tǒng)體系結(jié)構(gòu)的數(shù)據(jù)系統(tǒng)和數(shù)據(jù)讀取方法有效
| 申請?zhí)枺?/td> | 201510511586.2 | 申請日: | 2015-08-19 |
| 公開(公告)號: | CN105373443B | 公開(公告)日: | 2020-04-07 |
| 發(fā)明(設(shè)計)人: | 鄭宏忠;胡潮紅;蘇哈斯;羅伯特·布倫南 | 申請(專利權(quán))人: | 三星電子株式會社 |
| 主分類號: | G06F11/10 | 分類號: | G06F11/10 |
| 代理公司: | 北京天昊聯(lián)合知識產(chǎn)權(quán)代理有限公司 11112 | 代理人: | 張帆;張青 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 具有 存儲器 系統(tǒng) 體系結(jié)構(gòu) 數(shù)據(jù) 讀取 方法 | ||
本發(fā)明提供了一種數(shù)據(jù)系統(tǒng),包括:存儲器,其配置為存儲數(shù)據(jù),糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤,并且響應(yīng)于糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤而產(chǎn)生錯誤信息;以及處理器,其通過第一通信路徑和第二通信路徑連接至存儲器,并且配置為:通過第一通信路徑從存儲器接收數(shù)據(jù);并且通過第二通信路徑從存儲器接收錯誤信息。本發(fā)明還提供了一種讀取數(shù)據(jù)的方法。
技術(shù)領(lǐng)域
本公開涉及存儲器系統(tǒng)體系結(jié)構(gòu),并且,更具體地說,涉及具有錯誤糾正的存儲器系統(tǒng)體系結(jié)構(gòu)。
背景技術(shù)
存儲器控制器可配置為執(zhí)行錯誤糾正。例如,存儲器控制器可從存儲器模塊中讀取72位數(shù)據(jù),其中64位是數(shù)據(jù),8位是奇偶校驗位。存儲器控制器可執(zhí)行其它錯誤糾正技術(shù)。利用這些技術(shù),可識別和/或糾正從存儲器模塊讀取的數(shù)據(jù)中的一些錯誤。另外,存儲器控制器可使得能夠提供關(guān)于錯誤的信息。一種包括存儲器控制器的系統(tǒng)可基于錯誤信息作出操作決策,諸如退出存儲頁面、使系統(tǒng)停止等。這種存儲器控制器可與處理器集成在一起。例如,Intel Xeon處理器可包括配置為執(zhí)行錯誤糾正的集成的存儲器控制器。
然而,如果在接收數(shù)據(jù)之前由存儲器控制器執(zhí)行錯誤糾正,則在存儲器控制器中可能不能獲得關(guān)于糾正的錯誤信息,因此,系統(tǒng)不能獲得用于系統(tǒng)管理決策的關(guān)于糾正的錯誤信息。
發(fā)明內(nèi)容
一個實施例包括一種數(shù)據(jù)系統(tǒng),包括:存儲器,其配置為存儲數(shù)據(jù),糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤,并且響應(yīng)于糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤而產(chǎn)生錯誤信息;以及處理器,其通過第一通信路徑和第二通信路徑連接至存儲器,并且配置為:通過第一通信路徑從存儲器接收數(shù)據(jù);并且通過第二通信路徑從存儲器接收錯誤信息。
另一實施例包括一種存儲器模塊,包括:至少一個存儲器裝置,其配置為存儲數(shù)據(jù);第一接口;以及第二接口。第一接口配置為發(fā)送和接收數(shù)據(jù);并且第二接口配置為發(fā)送響應(yīng)于糾正從所述至少一個存儲器裝置讀取的數(shù)據(jù)中的錯誤所產(chǎn)生的錯誤信息。
另一實施例包括一種讀取數(shù)據(jù)的方法,包括步驟:在存儲器模塊讀取包括錯誤的數(shù)據(jù);基于包括錯誤的數(shù)據(jù)產(chǎn)生錯誤信息;在存儲器模塊接收讀取錯誤信息的命令;以及響應(yīng)于該命令從存儲器模塊發(fā)送錯誤信息。
另一實施例包括一種數(shù)據(jù)系統(tǒng),包括:存儲器;處理器,其通過主存儲器通道連接至存儲器;以及通信鏈路,其與主存儲器通道分離并且連接至存儲器和處理器。存儲器和處理器配置為通過主存儲器通道和通信鏈路彼此通信。
另一實施例包括一種數(shù)據(jù)系統(tǒng),包括:不具有錯誤糾正的存儲器;錯誤糾正電路,其連接至存儲器,配置為糾正從存儲器讀取的數(shù)據(jù)中的錯誤,并且配置為響應(yīng)于錯誤而產(chǎn)生錯誤信息;處理器,其通過第一通信路徑和第二通信路徑連接至錯誤糾正電路。處理器配置為通過第一通信路徑從錯誤糾正電路接收已糾正的數(shù)據(jù);并且處理器配置為通過第二通信路徑從錯誤糾正電路接收錯誤信息。
附圖說明
圖1是根據(jù)實施例的具有存儲器系統(tǒng)體系結(jié)構(gòu)的數(shù)據(jù)系統(tǒng)的示意圖。
圖2是根據(jù)實施例的具有以下存儲器系統(tǒng)體系結(jié)構(gòu)的數(shù)據(jù)系統(tǒng)的示意圖,所述存儲器系統(tǒng)體系結(jié)構(gòu)包括控制器。
圖3是根據(jù)實施例的具有以下存儲器系統(tǒng)體系結(jié)構(gòu)的數(shù)據(jù)系統(tǒng)的示意圖,所述存儲器系統(tǒng)體系結(jié)構(gòu)包括主板管理控制器。
圖4是根據(jù)實施例的具有以下存儲器系統(tǒng)體系結(jié)構(gòu)的數(shù)據(jù)系統(tǒng)的示意圖,所述存儲器系統(tǒng)體系結(jié)構(gòu)不具有基于處理器的錯誤糾正。
圖5是根據(jù)實施例的具有以下存儲器系統(tǒng)體系結(jié)構(gòu)的數(shù)據(jù)系統(tǒng)的示意圖,所述存儲器系統(tǒng)體系結(jié)構(gòu)具有中毒數(shù)據(jù)選通信號。
圖6是根據(jù)實施例的具有以下存儲器系統(tǒng)體系結(jié)構(gòu)的數(shù)據(jù)系統(tǒng)的示意圖,所述存儲器系統(tǒng)體系結(jié)構(gòu)具有分離的不可糾正的錯誤信號。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于三星電子株式會社,未經(jīng)三星電子株式會社許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510511586.2/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 評估企業(yè)體系結(jié)構(gòu)的方法和系統(tǒng)
- 一種計算機體系結(jié)構(gòu)性能模擬方法及系統(tǒng)
- 基于云的主數(shù)據(jù)管理體系結(jié)構(gòu)
- 一種軟件體系結(jié)構(gòu)并行演化沖突的檢測方法
- 基于進程代數(shù)的軟件體系結(jié)構(gòu)安全模型的建立方法
- 一種作戰(zhàn)體系建模與仿真系統(tǒng)
- 用于測試混合指令體系結(jié)構(gòu)的方法和系統(tǒng)
- 一種在微體系結(jié)構(gòu)層面表征區(qū)塊鏈系統(tǒng)的方法和裝置
- 基于設(shè)計數(shù)據(jù)與實驗數(shù)據(jù)的體系結(jié)構(gòu)評估方法及其系統(tǒng)
- 一種Java項目的體系結(jié)構(gòu)策略定位方法及系統(tǒng)





