[發明專利]具有存儲器系統體系結構的數據系統和數據讀取方法有效
| 申請號: | 201510511586.2 | 申請日: | 2015-08-19 |
| 公開(公告)號: | CN105373443B | 公開(公告)日: | 2020-04-07 |
| 發明(設計)人: | 鄭宏忠;胡潮紅;蘇哈斯;羅伯特·布倫南 | 申請(專利權)人: | 三星電子株式會社 |
| 主分類號: | G06F11/10 | 分類號: | G06F11/10 |
| 代理公司: | 北京天昊聯合知識產權代理有限公司 11112 | 代理人: | 張帆;張青 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 存儲器 系統 體系結構 數據 讀取 方法 | ||
1.一種數據系統,包括:
存儲器,其配置為存儲數據,糾正從存儲的數據中讀取的數據中的錯誤,并且響應于糾正從存儲的數據中讀取的數據中的錯誤而產生錯誤信息,所述錯誤信息包括關于可糾正的錯誤的錯誤信息和關于不可糾正的錯誤的錯誤信息;以及
處理器,其通過第一通信路徑和與第一通信路徑分離的第二通信路徑連接至存儲器,其中該處理器配置為:
通過第一通信路徑接收從存儲的數據中讀取的數據;并且
通過第二通信路徑從存儲器接收關于可糾正的錯誤的錯誤信息,
其中,所述處理器通過與第二通信路徑不同的路徑從存儲器接收關于不可糾正的錯誤的錯誤信息。
2.根據權利要求1所述的數據系統,其中,存儲器是動態隨機存取存儲器模塊。
3.根據權利要求1所述的數據系統,還包括:
控制器,其連接至處理器和存儲器,并且配置為與處理器和存儲器通信;
其中,控制器是第二通信路徑的一部分。
4.根據權利要求3所述的數據系統,其中,控制器是主板管理控制器。
5.根據權利要求3所述的數據系統,其中,控制器配置為:
存儲錯誤信息;并且
響應于從處理器接收的請求將錯誤信息提供至處理器。
6.根據權利要求1所述的數據系統,其中:
處理器包括連接至存儲器的存儲器控制器;并且
存儲器控制器不配置為糾正從存儲器讀取的數據中的錯誤。
7.根據權利要求1所述的數據系統,其中:
第一通信路徑包括多條數據線和至少一條數據選通線;并且
存儲器配置為通過在所述至少一條數據選通線上發送的信號傳達關于不可糾正的錯誤的錯誤信息。
8.根據權利要求1所述的數據系統,還包括:
第三通信路徑,其連接在存儲器與處理器之間;
其中,存儲器配置為在第三通信路徑上傳達關于不可糾正的錯誤的錯誤信息。
9.根據權利要求1所述的數據系統,其中,處理器配置為將錯誤信息與同存儲器關聯的其它信息組合。
10.根據權利要求1所述的數據系統,其中:
處理器包括連接至第二通信路徑的接口;
處理器還配置為:
通過所述接口接收錯誤信息;并且
通過所述接口接收其它信息;
所述存儲器包括串行存在檢測系統和記錄時鐘驅動器系統中的至少一個;并且
從串行存在檢測系統和記錄時鐘驅動器系統中的至少一個接收所述其它信息。
11.一種讀取數據的方法,包括步驟:
在存儲器模塊經由第一通信路徑讀取數據;
在存儲器模塊基于數據的讀取產生與該數據不同的錯誤信息;
在存儲器模塊接收讀取錯誤信息的命令;以及
響應于該命令從存儲器模塊發送錯誤信息,
其中,所述錯誤信息包括關于可糾正的錯誤的錯誤信息和關于不可糾正的錯誤的錯誤信息,并且
所述響應于該命令從存儲器模塊發送錯誤信息的步驟包括:
響應于該命令,經由與所述第一通信路徑分離的第二通信路徑從存儲器模塊發送關于可糾正的錯誤的錯誤信息,以及
響應于該命令,經由與所述第二通信路徑不同的路徑從存儲器模塊發送關于不可糾正的錯誤的錯誤信息。
12.根據權利要求11所述的方法,還包括步驟:
在控制器接收錯誤信息;以及
將錯誤信息從控制器發送至處理器。
13.根據權利要求11所述的方法,還包括步驟:
從控制器發送讀取錯誤信息的命令;以及
在控制器接收錯誤信息。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于三星電子株式會社,未經三星電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510511586.2/1.html,轉載請聲明來源鉆瓜專利網。





