[發明專利]一種射頻識別讀寫器芯片的驗證方法及系統在審
| 申請號: | 201510486530.6 | 申請日: | 2015-08-07 |
| 公開(公告)號: | CN105158681A | 公開(公告)日: | 2015-12-16 |
| 發明(設計)人: | 胡建國;段志奎;王德明;吳勁;李啟文 | 申請(專利權)人: | 廣州中大微電子有限公司;廣州智慧城市發展研究院 |
| 主分類號: | G01R31/3177 | 分類號: | G01R31/3177 |
| 代理公司: | 廣州三環專利代理有限公司 44202 | 代理人: | 郝傳鑫;熊永強 |
| 地址: | 510800 廣*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 射頻 識別 讀寫 芯片 驗證 方法 系統 | ||
1.一種射頻識別讀寫器芯片的驗證方法,其特征在于,所述方法包括:
對射頻識別讀寫器芯片的各模塊進行單獨驗證,獲得各模塊的單獨驗證結果;
將各模塊進行連接,對所有模塊進行模塊聯調驗證,獲得系統級驗證結果;
將所有模塊放于硬件平臺驗證,根據實際的應用場景模擬相應的傳輸流程,開發相應的硬件平臺;
自動生成測試數據,對所有模塊進行仿真驗證。
2.如權利要求1所述的射頻識別讀寫器芯片的驗證方法,其特征在于,所述自動生成測試數據,對所有模塊進行仿真驗證的步驟,包括:
將射頻識別讀寫器芯片的數字電路通過邏輯綜合后燒寫到FPGA開發板中;
與FPGA開發板通信,獲取FPGA開發板的輸出信號;
比較FPGA開發板的輸出信號和期望響應輸出信號,獲得驗證結果。
3.一種射頻識別讀寫器芯片的驗證系統,其特征在于,所述系統包括:
單獨驗證模塊,用于對射頻識別讀寫器芯片的各模塊進行單獨驗證,獲得各模塊的單獨驗證結果;
系統級驗證模塊,用于將各模塊進行連接,對所有模塊進行模塊聯調驗證,獲得系統級驗證結果;
硬件驗證平臺,用于將所有模塊放于硬件平臺驗證,根據實際的應用場景模擬相應的傳輸流程,開發相應的硬件平臺;自動生成測試數據,對所有模塊進行仿真驗證。
4.如權利要求3所述的射頻識別讀寫器芯片的驗證系統,其特征在于,所述硬件驗證平臺包括:
FPGA開發板,用于將射頻識別讀寫器芯片的數字電路通過邏輯綜合后燒寫到FPGA開發板中;
JTAG接口,用于與FPGA開發板通信,獲取FPGA開發板的輸出信號;
結果對比模塊,用于比較FPGA開發板的輸出信號和期望響應輸出信號,獲得驗證結果。
5.如權利要求4所述的射頻識別讀寫器芯片的驗證系統,其特征在于,所述硬件驗證平臺還包括:
矢量生成模塊,用于產生測試激勵信號。
6.如權利要求4所述的射頻識別讀寫器芯片的驗證系統,其特征在于,所述硬件驗證平臺還包括:
期望響應生成模塊,用于產生期望響應輸出信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣州中大微電子有限公司;廣州智慧城市發展研究院,未經廣州中大微電子有限公司;廣州智慧城市發展研究院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510486530.6/1.html,轉載請聲明來源鉆瓜專利網。





