[發(fā)明專利]應用于高速背板芯片間電互連系統(tǒng)的網(wǎng)格編碼調制方法有效
| 申請?zhí)枺?/td> | 201510033143.7 | 申請日: | 2015-01-22 |
| 公開(公告)號: | CN104579574B | 公開(公告)日: | 2017-11-24 |
| 發(fā)明(設計)人: | 劉鵬;史航;王維東;郭俊;李順斌;鄔可俊;方興;吳東;江國范;謝向輝 | 申請(專利權)人: | 浙江大學 |
| 主分類號: | H04L1/00 | 分類號: | H04L1/00 |
| 代理公司: | 杭州中成專利事務所有限公司33212 | 代理人: | 金祺 |
| 地址: | 310058 浙江*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 應用于 高速 背板 芯片 互連 系統(tǒng) 網(wǎng)格 編碼 調制 方法 | ||
1.應用于高速背板芯片間電互連系統(tǒng)的網(wǎng)格編碼調制方法;該方法使用發(fā)送端(1)和接收端(2);其特征是:所述發(fā)送端(1)包括數(shù)據(jù)并轉串模塊(11)、網(wǎng)格編碼調制模塊(12)和前向反饋均衡器(13);
所述接收端(2)包括連續(xù)時間線性均衡器(21)、判決反饋均衡器(22)、時鐘數(shù)據(jù)恢復模塊(23)、軟判決維特比譯碼模塊(24)、數(shù)據(jù)串轉并模塊(25);
所述數(shù)據(jù)并轉串模塊(11)將輸入的N位并行數(shù)據(jù)a[1:N]通過并串轉換器轉換為串行的二進制比特{Xn,Xn=0,1};
所述網(wǎng)格編碼調制模塊(12)將二進制比特{Xn,Xn=0,1}轉換為四種電平脈沖波形s0(t);
所述前向反饋均衡器(13)通過輸出信號s1(t);
信道(3)通過輸出信號r0(t);
所述連續(xù)時間線性均衡器(21)通過輸出信號r1(t);
所述判決反饋均衡器(22)通過輸出信號r2(t);
所述時鐘數(shù)據(jù)恢復模塊(23)從連續(xù)時間線性均衡器(21)的輸出信號r1(t)提取時鐘,獲得最佳采樣時刻提供給判決反饋均衡器(22);
所述軟判決維特比譯碼模塊(24)通過輸出信號r2(t)輸出串行二進制比特并反饋誤差信號e(k)至判決反饋均衡器(22);
所述數(shù)據(jù)串轉并模塊(25)將串行二進制比特轉換為N位并行數(shù)據(jù)
hchannel(t)為信道的脈沖響應,hCTLE(t)為連續(xù)時間線性均衡器(21)的時域脈沖響應,wn為前向反饋均衡器(13)的加權系數(shù),wi(k)為第k時刻的濾波器系數(shù),d(k-i)為r2(t)在k時刻第i個延遲單元上的判決輸出。
2.根據(jù)權利要求1所述的應用于高速背板芯片間電互連系統(tǒng)的網(wǎng)格編碼調制方法,其特征是:所述網(wǎng)格編碼調制模塊(12)包括卷積編碼器(121)和四電平脈沖調制電路;
所述卷積編碼器(121)將二進制比特{Xn,Xn=0,1}的每一個比特輸入經(jīng)過碼率的卷積編碼后,得到兩比特輸出{Yn(1),Yn(0),Yn=0,1};
所述卷積編碼器(121)輸出的碼字{Yn(1),Yn(0),Yn=0,1}映射到四電平脈沖幅度調制的星座圖中,編碼比特{Yn(1),Yn(0),Yn=0,1}經(jīng)過四電平脈沖幅度調制后得到四種電平脈沖波形s0(t)。
3.根據(jù)權利要求1所述的應用于高速背板芯片間電互連系統(tǒng)的網(wǎng)格編碼調制方法,其特征是:所述連續(xù)時間線性均衡器(21)包括放大器和比較器;
通過對放大器和比較器的電容和電阻調節(jié),改變零點和第一極點的位置,進而改變頻率響應hCTLE(t),最后輸出
4.根據(jù)權利要求1所述的應用于高速背板芯片間電互連系統(tǒng)的網(wǎng)格編碼調制方法,其特征是:所述判決反饋均衡器(22)包括內置反饋支路的反饋濾波器和判決器;
反饋支路的輸入是判決器對前一組碼元的判決輸出結果連續(xù)時間線性均衡器(21)的輸入減去反饋濾波器的輸出得到判決器的輸入。
5.根據(jù)權利要求4所述的應用于高速背板芯片間電互連系統(tǒng)的網(wǎng)格編碼調制方法,其特征是:判決反饋均衡器(22)中,在自適應狀態(tài)下,首先自動調用調節(jié)濾波器系數(shù)的自適應訓練步驟,然后利用濾波系數(shù)加權延遲線上各信號來產(chǎn)生輸出信號,將輸出信號與期望信號相比,所得的誤差通過自適應控制算法再來調整權值,確保反饋濾波器處在最佳狀態(tài)。
6.根據(jù)權利要求5所述的應用于高速背板芯片間電互連系統(tǒng)的網(wǎng)格編碼調制方法,其特征是:所述軟判決維特比譯碼模塊(24)接收到判決反饋器(22)的一個輸出碼元r2(k),進行一次度量計算,更新一次路徑,直到接收完一幀數(shù)據(jù)后進行回溯譯碼,并輸出串行二進制比特
同時,軟判決維特比譯碼模塊(24)將譯碼輸出的期望信號與判決反饋器(22)的輸出r2(k)通過減法器得到誤差信號e(k),誤差信號e(k)反饋至判決反饋均衡器(22)的自適應控制算法從而更新其濾波器系數(shù)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于浙江大學,未經(jīng)浙江大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510033143.7/1.html,轉載請聲明來源鉆瓜專利網(wǎng)。





