[發(fā)明專利]用于節(jié)省存儲器系統(tǒng)中的功耗的系統(tǒng)和方法在審
| 申請?zhí)枺?/td> | 201480058159.7 | 申請日: | 2014-10-23 |
| 公開(公告)號: | CN105659502A | 公開(公告)日: | 2016-06-08 |
| 發(fā)明(設(shè)計(jì))人: | D·全;H-J·羅 | 申請(專利權(quán))人: | 高通股份有限公司 |
| 主分類號: | H03M7/40 | 分類號: | H03M7/40;H03M7/30 |
| 代理公司: | 永新專利商標(biāo)代理有限公司 72002 | 代理人: | 張揚(yáng);王英 |
| 地址: | 美國加*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 節(jié)省 存儲器 系統(tǒng) 中的 功耗 方法 | ||
1.一種用于節(jié)省存儲器系統(tǒng)中的功耗的方法,所述方法包括:
從位于片上系統(tǒng)(SoC)上的一個(gè)或多個(gè)存儲器客戶端接收存儲器數(shù)據(jù), 所述存儲器客戶端用于訪問耦合到所述SoC的動(dòng)態(tài)隨機(jī)存取存儲器 (DRAM)存儲器系統(tǒng);
通過根據(jù)壓縮方案來編碼所接收的存儲器數(shù)據(jù),來減小由所接收的存 儲器數(shù)據(jù)定義的數(shù)據(jù)活動(dòng)因子;
將所編碼的存儲器數(shù)據(jù)提供給所述DRAM存儲器系統(tǒng);以及
所述DRAM存儲器系統(tǒng)根據(jù)所述壓縮方案來將所編碼的存儲器數(shù)據(jù)解 碼為所接收的存儲器數(shù)據(jù)。
2.根據(jù)權(quán)利要求1所述的方法,其中,所述壓縮方案包括熵編碼算法。
3.根據(jù)權(quán)利要求1所述的方法,其中,所述根據(jù)所述壓縮方案來編碼 所接收的存儲器數(shù)據(jù)包括:針對每個(gè)由所述DRAM存儲器系統(tǒng)定義的最小 訪問長度(MAL)事務(wù),確定與所接收的存儲器數(shù)據(jù)的預(yù)定字節(jié)大小相關(guān) 聯(lián)的比特模式是否與和所述壓縮方案相關(guān)聯(lián)的多個(gè)預(yù)定碼字中的一個(gè)預(yù)定 碼字相匹配。
4.根據(jù)權(quán)利要求3所述的方法,其中:如果所述比特模式與所述預(yù)定 碼字中的一個(gè)預(yù)定碼字相匹配,那么利用匹配的預(yù)定碼字來編碼所述比特 模式。
5.根據(jù)權(quán)利要求3所述的方法,其中,所述編碼所接收的存儲器數(shù)據(jù) 還包括:基于由所述DRAM存儲器系統(tǒng)定義的所述MAL事務(wù)的大小來補(bǔ) 零所編碼的存儲器數(shù)據(jù)。
6.根據(jù)權(quán)利要求1所述的方法,其中,所述編碼所接收的存儲器數(shù)據(jù) 還包括:生成壓縮比特,所述壓縮比特標(biāo)識針對最小訪問長度(MAL)事 務(wù)的所編碼的存儲器數(shù)據(jù)已經(jīng)被壓縮。
7.根據(jù)權(quán)利要求6所述的方法,還包括:將所述壓縮比特與針對所述 MAL事務(wù)的所編碼的存儲器數(shù)據(jù)級聯(lián)。
8.根據(jù)權(quán)利要求6所述的方法,還包括:獨(dú)立于所編碼的存儲器數(shù)據(jù) 來將所述壓縮比特提供給所述DRAM存儲器系統(tǒng)。
9.根據(jù)權(quán)利要求1所述的方法,其中,所述存儲器客戶端包括中央處 理單元(CPU)、圖形處理單元(GPU)以及數(shù)字信號處理器(DSP)中的 一個(gè)或多個(gè)。
10.根據(jù)權(quán)利要求1所述的方法,其中,所述壓縮算法包括簡化的霍 夫曼方案,所述簡化的霍夫曼方案包括多個(gè)可編程系數(shù)。
11.一種用于節(jié)省存儲器系統(tǒng)中的功耗的系統(tǒng),所述系統(tǒng)包括:
用于從位于片上系統(tǒng)(SoC)上的一個(gè)或多個(gè)存儲器客戶端接收存儲器 數(shù)據(jù)的單元,所述存儲器客戶端用于訪問耦合到所述SoC的動(dòng)態(tài)隨機(jī)存取 存儲器(DRAM)存儲器系統(tǒng);
用于通過根據(jù)壓縮方案來編碼所接收的存儲器數(shù)據(jù),來減小由所接收 的存儲器數(shù)據(jù)定義的數(shù)據(jù)活動(dòng)因子的單元;
用于將所編碼的存儲器數(shù)據(jù)提供給所述DRAM存儲器系統(tǒng)的單元;以 及
用于根據(jù)所述壓縮方案來將所編碼的存儲器數(shù)據(jù)解碼為所接收的存儲 器數(shù)據(jù)的單元。
12.根據(jù)權(quán)利要求11所述的系統(tǒng),其中,所述壓縮方案包括熵編碼算 法。
13.根據(jù)權(quán)利要求11所述的系統(tǒng),其中,所述用于根據(jù)所述壓縮方案 來編碼所接收的存儲器數(shù)據(jù)的單元包括:用于針對每個(gè)由所述DRAM存儲 器系統(tǒng)定義的最小訪問長度(MAL)事務(wù),確定與所接收的存儲器數(shù)據(jù)的 預(yù)定字節(jié)大小相關(guān)聯(lián)的比特模式是否與和所述壓縮方案相關(guān)聯(lián)的多個(gè)預(yù)定 碼字中的一個(gè)預(yù)定碼字相匹配的單元。
14.根據(jù)權(quán)利要求13所述的系統(tǒng),其中:如果所述比特模式與所述預(yù) 定碼字中的一個(gè)預(yù)定碼字相匹配,那么利用匹配的預(yù)定碼字來編碼所述比 特模式。
15.根據(jù)權(quán)利要求13所述的系統(tǒng),其中,所述用于編碼所接收的存儲 器數(shù)據(jù)的單元還包括:基于由所述DRAM存儲器系統(tǒng)定義的所述MAL事 務(wù)的大小來補(bǔ)零所編碼的存儲器數(shù)據(jù)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于高通股份有限公司,未經(jīng)高通股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201480058159.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
H03M 一般編碼、譯碼或代碼轉(zhuǎn)換
H03M7-00 把用給定序列的數(shù)字或給定數(shù)目的數(shù)字來表示信息的碼,轉(zhuǎn)換到用不同序列的數(shù)字或不同數(shù)目的數(shù)字來表示相同信息的碼
H03M7-02 .轉(zhuǎn)換到加權(quán)代碼或相反轉(zhuǎn)換,即對一數(shù)字的加權(quán)與該數(shù)字在信息組或代碼字中的位置有關(guān)
H03M7-14 .轉(zhuǎn)換到非加權(quán)代碼或相反轉(zhuǎn)換
H03M7-26 .轉(zhuǎn)換到隨機(jī)碼或相反轉(zhuǎn)換
H03M7-28 .可編程序結(jié)構(gòu),即代碼轉(zhuǎn)換器所包括的設(shè)備其算符是可變的,以調(diào)整轉(zhuǎn)換程序
H03M7-30 .壓縮





