[實用新型]基于FPGA柔性設計的高速數據采集電路有效
| 申請號: | 201420101377.1 | 申請日: | 2014-03-07 |
| 公開(公告)號: | CN203745841U | 公開(公告)日: | 2014-07-30 |
| 發明(設計)人: | 楊亦飛;李家成 | 申請(專利權)人: | 楊亦飛 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 201101 上海市*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 fpga 柔性 設計 高速 數據 采集 電路 | ||
1.一種基于FPGA柔性設計的高速數據采集電路,包括電路板(1),其特征在于,電路板(1)上設有電源電路(2)、模擬信號接入單元、調整單元、FPGA(3)、CPLD(4)、PCI單元,且模擬信號接入單元、調整單元、FPGA(3)和PCI單元依次連接,FPGA(3)還通過CPLD(4)與PCI單元連接。?
2.根據權利要求1所述的基于FPGA柔性設計的高速數據采集電路,其特征在于,所述模擬信號接入單元是由1-64路模擬信號輸入接口(5)和1-64路模擬開關(6)連接構成的。?
3.根據權利要求1所述的基于FPGA柔性設計的高速數據采集電路,其特征在于,所述調整單元是由可編程增益放大器(7)、高精度低噪聲放電路(8)、A/D轉換電路(9)和隔離電路(10)依次連接構成的。?
4.根據權利要求3所述的基于FPGA柔性設計的高速數據采集電路,其特征在于,所述A/D轉換電路(9)還分別與電路板(1)上的高精度低噪聲低偏移參考電壓電路(11)和外部觸發信號接口(12)連接。?
5.根據權利要求1所述的基于FPGA柔性設計的高速數據采集電路,其特征在于,所述FPGA(3)還分別與電路板(1)上的FPGA配置電路(13)、系統同步接口(14)和FPGA柔性設計拓展接口(15)連接。?
6.根據權利要求1所述的基于FPGA柔性設計的高速數據采集電路,其特征在于,所述PCI單元是由PCI配置單路(16)、PCI接口電路(17)和PCI接口(18)三部分依次連接構成的,且PCI接口電路(17)與FPGA(3)連接,PCI接口電路(17)還通過CPLD(4)與FPGA(3)連接。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于楊亦飛,未經楊亦飛許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420101377.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:開溝器
- 下一篇:一種超聲波輔助的冷軋堆染色機





