[發明專利]用于邏輯分析儀的主動式探棒在審
| 申請號: | 201410815671.3 | 申請日: | 2014-12-24 |
| 公開(公告)號: | CN104865423A | 公開(公告)日: | 2015-08-26 |
| 發明(設計)人: | 鄭秋豪;蔡志明 | 申請(專利權)人: | 孕龍科技股份有限公司 |
| 主分類號: | G01R1/067 | 分類號: | G01R1/067;G01R1/30 |
| 代理公司: | 北京天平專利商標代理有限公司 11239 | 代理人: | 孫剛 |
| 地址: | 中國臺灣新北*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 邏輯 分析 主動 式探棒 | ||
技術領域
本發明是有關一種用于邏輯分析儀的主動式探棒,特別是指一種用于截取微弱信號、并僅將微弱信號進行短距離的傳輸的主動式探棒,故信號不會有反射的現象,因此不會影響信號品質,而信號大小也不會遭到衰減。
背景技術
現今在電子產品日益數位化的今日,傳統的示波器已不足以量測8到16通道,甚至更多通道的邏輯信號,雖然線上模擬器(ICE)能解決很多數位化的問題,但真正時序問題乃無法由偏重軟體開發導向的線上模擬器來處理,再加上線上模擬器專用于特定微電腦系統,因此邏輯分析儀乃成為數位工程師們必備的量測儀器之一,它能把所需要的數據以很有條理的格式表示出來,使用者能很方便的將數位電路的動作過程顯示在邏輯分析儀的的熒幕上。
而傳統上,邏輯分析儀使用的是被動式探棒(passive?probe?pod),其內部整合了信號偵測電路,每個通道的總電容值最高達16pF,最多可偵測八個通道;但因這一類的被動式探棒如圖1A所示,該被動式探棒2為一種single?end線材,用以將遠端待測電路板1的微弱信號做截取后,將微弱信號經過長距離輸入至該具有運算放大器31、比較器32及FPGA解碼器33的邏輯分析儀3,而該運算放大器31能夠將輸入該邏輯分析儀3的微弱信號進行前級放大后,再由該比較器32輸出一LVDS差動信號至該FPGA解碼器33中進行解碼;
但由圖1B可知上述技術會有以下缺點:
1.微弱信號經過太長距離的single?end線材傳輸后,信號無法避免的會被衰減,因此會影響信號品質,故在放大及解碼的過程中會發生有解不到資料且掉資料的情形。
2.微弱信號經過太長距離的single?end線材傳輸后,因信號會有反射的現象發生而影響信號品質.所以在放大及解碼的過程中亦會有解不到資料且掉資料的情形發生。
因此,為了克服上述問題,必須使微弱信號不用經過太長距離的single?end線材傳輸,同時將微弱信號轉換為差動信號,即可使用差動信號進行長距離的傳輸,由于差動信號本身的特性便可以克服干擾,故能夠解決微弱信號在傳統的長距離single?end線材上傳輸時容易受到干擾的問題,如此應為一最佳解決方案。
發明內容
本發明的目的在于提供一種用于邏輯分析儀的主動式探棒,其能克服現有技術的缺陷,能使微弱信號不用經過太長距離的傳輸,長距離的傳輸信號不會有反射的現象,避免影響信號品質,而信號大小也不會遭到衰減。
為實現上述目的,本發明公開了一種用于邏輯分析儀的主動式探棒,與一具有FPGA解碼器的邏輯分析儀及一待測電路板電性連接,其特征在于該主動式探棒包含:
一LVDS差動線材,與該邏輯分析儀的FPGA解碼器電性連接;以及
一前端裝置,與該LVDS差動線材及該待測電路板電性連接,用以截取該待測電路板所輸入的微弱信號,而該前端裝置不需長距離傳輸微弱信號,以降低微弱信號受干擾的影響,且能夠直接輸出一LVDS差動信號至該LVDS差動線材,以由該LVDS差動線材傳送LVDS差動信號至該邏輯分析儀的FPGA解碼器進行解碼。
其中,該前端裝置為一LVDS驅動器,該LVDS驅動器用以截取該待測電路板所輸入的微弱信號,而該LVDS驅動器不需長距離傳輸微弱信號,以降低微弱信號受干擾的影響,并直接放大微弱信號與比較微弱信號、再輸出一LVDS差動信號至該LVDS差動線材。
其中,該LVDS驅動器所接收的微弱信號的頻率小于400MHZ。
其中,該LVDS驅動器所接收的微弱信號的電壓大于2V以上,該LVDS驅動器才能夠運作。
其中,該前端裝置為一比較器,該比較器包含:
一信號截取模組,用以截取該待測電路板所輸入的微弱信號,而該信號截取模組不需長距離傳輸微弱信號,以降低微弱信號受干擾的影響;
一阻抗匹配模組,與該信號截取模組電性連接,用以對所輸入的微弱信號進行阻抗匹配;
一比較器模組,與該信號截取模組及該LVDS差動線材電性連接,能夠接收該信號截取模組所截取的微弱信號,并輸出一LVDS差動信號輸出至該LVDS差動線材;
一調整電壓模組,與該比較器模組電性連接,依據所輸入的微弱信號的輸入電壓大小,調整最適當的參考電壓與輸入電壓進行比較,以使該比較器模組能夠得到一最佳的LVDS差動信號輸出至該LVDS差動線材,以由該LVDS差動線材傳送LVDS差動信號至該邏輯分析儀的FPGA解碼器進行解碼;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于孕龍科技股份有限公司,未經孕龍科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410815671.3/2.html,轉載請聲明來源鉆瓜專利網。





