[發(fā)明專利]一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法在審
| 申請(qǐng)?zhí)枺?/td> | 201410684435.2 | 申請(qǐng)日: | 2014-11-25 |
| 公開(公告)號(hào): | CN104484307A | 公開(公告)日: | 2015-04-01 |
| 發(fā)明(設(shè)計(jì))人: | 王朝輝;李仁剛;童元滿 | 申請(qǐng)(專利權(quán))人: | 浪潮電子信息產(chǎn)業(yè)股份有限公司 |
| 主分類號(hào): | G06F15/167 | 分類號(hào): | G06F15/167;G06F15/163;H04L29/06 |
| 代理公司: | 濟(jì)南信達(dá)專利事務(wù)所有限公司 37100 | 代理人: | 姜明 |
| 地址: | 250101 山東*** | 國(guó)省代碼: | 山東;37 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 節(jié)點(diǎn) 控制器 fpga 原型 驗(yàn)證 中的 方法 | ||
1.一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,基于FPGA原型驗(yàn)證的數(shù)據(jù)鏈路降頻方法,是其特征在于,在多節(jié)點(diǎn)控制器系統(tǒng)中,利用FIFO將輸入的數(shù)據(jù)緩存起來,同時(shí)通過流控來控制對(duì)端系統(tǒng)發(fā)送的數(shù)據(jù)報(bào)文數(shù)量,實(shí)現(xiàn)FPGA可以以較低的速率與處理器系統(tǒng)高速設(shè)備進(jìn)行通信;該降頻方法的具體過程包括:步驟一、在初始化過程中進(jìn)行過濾的步驟,步驟二、進(jìn)行異步FIFO的步驟,步驟三、基于重傳buffer進(jìn)行流控的步驟。
2.根據(jù)權(quán)利要求1所述一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,其特征在于,所述在初始化過程中進(jìn)行過濾,是指初始化過程中的握手信號(hào),會(huì)相互發(fā)送一連串相同的報(bào)文,報(bào)文串進(jìn)入FPGA之前變?yōu)椴⑿械臄?shù)據(jù),將相同重復(fù)的報(bào)文進(jìn)行濾掉。
3.根據(jù)權(quán)利要求1所述一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,其特征在于,所述進(jìn)行異步FIFO,是指在并行進(jìn)來的報(bào)文進(jìn)入FIFO的存儲(chǔ)器之前,對(duì)其進(jìn)行一次壓縮,使得并行進(jìn)來的報(bào)文連續(xù)密集存放。
4.根據(jù)權(quán)利要求1所述一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,其特征在于,所述基于重傳buffer進(jìn)行流控,包括發(fā)送端在非初始化過程中每傳送一個(gè)有效報(bào)文時(shí),同時(shí)存入重傳buffer中;接收端每收到八個(gè)有效報(bào)文,ack將回傳一次到發(fā)送端,發(fā)送端每收到一個(gè)ack,重傳buffer的尾地址增加8。
5.根據(jù)權(quán)利要求2至4任一所述一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,其特征在于,所述在初始化過程中進(jìn)行過濾,包括將一連串相同的報(bào)文替換為一個(gè)有效報(bào)文后綴一串空?qǐng)?bào)文,即將重復(fù)性報(bào)文只保留一個(gè),其后全部替換為空?qǐng)?bào)文。
6.根據(jù)權(quán)利要求5所述一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,其特征在于,在初始化過程中進(jìn)行過濾,用一個(gè)4?bit的矢量來進(jìn)行標(biāo)示,第一個(gè)標(biāo)示為1,其他通過異或的辦法全部標(biāo)示為0,0在異步FIFO中將被認(rèn)為為空flit標(biāo)志。
7.根據(jù)權(quán)利要求3所述一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,其特征在于,在并行進(jìn)來的報(bào)文進(jìn)入FIFO的存儲(chǔ)器之前,對(duì)其進(jìn)行一次壓縮,進(jìn)行壓縮時(shí)采用數(shù)字電路中的分配器和選擇器技術(shù)結(jié)合的辦法。
8.根據(jù)權(quán)利要求7所述一種基于節(jié)點(diǎn)控制器FPGA原型驗(yàn)證中的降頻方法,其特征在于,所述進(jìn)行異步FIFO,是基于FPGA內(nèi)部動(dòng)態(tài)存儲(chǔ)器,對(duì)有效報(bào)文和空?qǐng)?bào)文進(jìn)行分類存儲(chǔ),并行輸入四個(gè)報(bào)文寬度,稱為四個(gè)flits,當(dāng)異步FIFO中剩余報(bào)文小于四個(gè)flits時(shí),讀地址的增量必須為1,其他則遞增為4。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于浪潮電子信息產(chǎn)業(yè)股份有限公司,未經(jīng)浪潮電子信息產(chǎn)業(yè)股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410684435.2/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F15-00 通用數(shù)字計(jì)算機(jī)
G06F15-02 .通過鍵盤輸入的手動(dòng)操作,以及應(yīng)用機(jī)內(nèi)程序的計(jì)算,例如,袖珍計(jì)算器
G06F15-04 .在引入被處理的數(shù)據(jù)的同時(shí),進(jìn)行編制程序的,例如,在同一記錄載體上
G06F15-08 .應(yīng)用插接板編制程序的
G06F15-16 .兩個(gè)或多個(gè)數(shù)字計(jì)算機(jī)的組合,其中每臺(tái)至少具有一個(gè)運(yùn)算器、一個(gè)程序器及一個(gè)寄存器,例如,用于數(shù)個(gè)程序的同時(shí)處理
G06F15-18 .其中,根據(jù)計(jì)算機(jī)本身在一個(gè)完整的運(yùn)行期間內(nèi)所取得的經(jīng)驗(yàn)來改變程序的;學(xué)習(xí)機(jī)器
- 節(jié)點(diǎn)查詢方法、節(jié)點(diǎn)、移動(dòng)通訊系統(tǒng)和計(jì)算機(jī)程序產(chǎn)品
- 一種根據(jù)節(jié)點(diǎn)集合構(gòu)造節(jié)點(diǎn)關(guān)系樹的方法、裝置及系統(tǒng)
- 一種DHT網(wǎng)絡(luò)負(fù)載均衡裝置及虛節(jié)點(diǎn)劃分的方法
- 一種無線傳感網(wǎng)地理位置路由空洞處理方法
- 節(jié)點(diǎn)鎖定部件、節(jié)點(diǎn)滑軌、節(jié)點(diǎn)和機(jī)箱
- 一種待推薦節(jié)點(diǎn)線路的確定方法及裝置
- 流控方法、目標(biāo)節(jié)點(diǎn)、節(jié)點(diǎn)及施主節(jié)點(diǎn)
- 節(jié)點(diǎn)布局確定方法以及裝置
- 一種具有分布式柔度的全柔順微位移放大機(jī)構(gòu)
- 節(jié)點(diǎn)掛載方法、裝置、網(wǎng)絡(luò)節(jié)點(diǎn)及存儲(chǔ)介質(zhì)





