[發明專利]一種數字存儲與轉發式干擾系統有效
| 申請號: | 201410679828.4 | 申請日: | 2014-11-24 |
| 公開(公告)號: | CN104360326A | 公開(公告)日: | 2015-02-18 |
| 發明(設計)人: | 李桓;趙峰;陳斐;唐建華;李玉柏 | 申請(專利權)人: | 電子科技大學 |
| 主分類號: | G01S7/38 | 分類號: | G01S7/38 |
| 代理公司: | 電子科技大學專利中心 51203 | 代理人: | 李明光 |
| 地址: | 611731 四川省成*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 數字 存儲 轉發 干擾 系統 | ||
1.一種數字存儲與轉發式干擾系統,包括數模轉換輸出口(1)、低功率中頻雷達波輸入口(7)、接插件(8)、第一模數轉換器(16)、FPGA模塊(17)、數字頻率合成器(18)、數模轉換器(19)、時鐘芯片(20)、存儲器(21)、單片機(22)及第二模數轉換器(23),其特征在于,還包括多普勒倍頻基準輸出口(2)、頻綜輸入口(3)、基準頻率輸入口(4)、外部雷達波包絡輸入口(5)、飽和功率中頻雷達波輸入口(6)及DLVA模數轉換器(25);
所述飽和功率中頻雷達波輸入口(6)與第一模數轉換器(16)連接,所述低功率中頻雷達波輸入口(7)與第二模數轉換器(23)連接,所述第一模數轉換器(16)和第二模數轉換器(23)分別與PFGA模塊(17)連接;
所述外部雷達波包絡輸入口(5)與DLVA模數轉換器(25)連接,DLVA模數轉換器(25)的輸出端通過CMOS電平轉換器件與FPGA模塊(17)連接;
所述單片機(22)分別與FPGA模塊(17)、時鐘芯片(20)、第二模數轉換器(23)連接,所述單片機(22)通過RS422接口與所述接插件(8)連接;
所述FPGA模塊(17)通過SPI接口與數字頻率合成器(18)連接,用于控制數字頻率合成器(18)實時產生多普勒倍頻基準;所述FPGA模塊(17)的通用輸出接口與接插件(8)連接用于輸出外部功率控制信號;所述數模轉換器(19)與FPGA模塊(17)通過LVDS信號通信,所述頻綜輸入口(3)與時鐘芯片(20)連接,所述基準頻率輸入口(4)與數字頻率合成器(18)連接,所述數字頻率合成器(18)的輸出端與多普勒倍頻基準輸出口(2)連接,所述數模轉換器(19)的輸出端與數模轉換輸出口(1)連接;
所述時鐘芯片(20)分別向第一模數轉換器(16)、數模轉換器(19)、第二模數轉換器(23)及DLVA模數轉換器(25)提供時鐘節拍;整個系統電源由母板通過接插件(8)提供;存儲器(21)與FPGA模塊(17)連接。
2.根據權利要求1所述的數字存儲與轉發式干擾系統,其特征在于,所述數模轉換器19輸出端通過鎖延遲環(DLL)與FPGA模塊17連接以確保FPGA模塊17與數模轉換器19的數據時鐘節拍對齊。
3.根據權利要求1所述的數字存儲與轉發式干擾系統,其特征在于,所述FPGA模塊(17)包括數據轉換單元(14、15)、多路復用選擇器(9、13)、入口FIFO單元(10)、門限判定單元(26)、主存儲FIFO單元(11)、出口FIFO單元(12)、欺騙單元(27)、SPI接口(28)以及隔離FIFO單元(29),所述FPGA模塊(17)分別工作于偵查模式和欺騙模式的具體過程如下:
A.偵查模式:多路復用器(9)放行與第一模數轉換器(16)連接的數據轉換單元的數據,并將轉換后的數據存儲至存儲器(21)中,同時屏蔽與外部第二模數轉換器(23)相連的數據轉換單元(14)的數據;
B.欺騙模式:數據轉換單元(14)將外部的第二模數轉換器(23)的采樣數據傳輸給多路復用器(9),多路復用器(9)放行與第二模數轉換器(23)相連的數據轉換單元(14)的數據,并屏蔽與第一模數轉換器(16)連接的數據轉換單元的數據;
所述的外部DLVA模數轉換器(25)對雷達波包絡信號進行采樣后,將采樣數據輸出給FPGA模塊(17)中的門限判定單元(26)以判斷脈沖是否到來;若輸入數據超過預設門限,則認為脈沖到來,門限判定單元(26)將輸出DLVA信號給入口FIFO單元(10);
入口FIFO單元(10)接收到DLVA信號后放行多路復用器(9)的信號至主存儲FIFO單元(11),此時主存儲FIFO單元(11)改變其向出口FIFO單元(12)釋放的empty信號的狀態,表明開始存儲數據;
出口FIFO單元(12)檢測到主存儲FIFO單元(11)釋放的empty信號狀態改變后,啟動其內部的計時器開始計時;當計時器達到欺騙單元(27)對其配置的門限時,出口FIFO單元(12)開始讀取主存儲FIFO單元(11)的數據并傳輸至數據轉換單元(15)進行并串轉換;所述欺騙單元(27)對出口FIFO單元(12)的控制信號由外部的單片機(22)收到飛控指令后通過SPI接口(28)傳輸產生;
隔離FIFO單元(29)收到數據轉換單元(15)的數據后,將該數據按照多路復用器(13)提供的時鐘放行給多路復用器(13),多路復用器(13)將輸入的數據傳輸至外部數模轉換器(19)并經由數模轉換輸出口(1)輸出欺騙信號,該欺騙信號通過全轉發或者測周轉發模式可達到距離欺騙的功能。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于電子科技大學,未經電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410679828.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種衛星導航長碼直捕電路結構
- 下一篇:機載前視陣雷達的空時自適應處理方法





