[發明專利]一種基于CPLD芯片的FPGA加密及參數配置系統有效
| 申請號: | 201410603250.4 | 申請日: | 2014-10-31 |
| 公開(公告)號: | CN104298936B | 公開(公告)日: | 2017-12-08 |
| 發明(設計)人: | 胡強;劉思卓 | 申請(專利權)人: | 成都朗銳芯科技發展有限公司 |
| 主分類號: | G06F21/72 | 分類號: | G06F21/72 |
| 代理公司: | 四川力久律師事務所51221 | 代理人: | 林輝輪,王蕓 |
| 地址: | 610041 四川省成都*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 cpld 芯片 fpga 加密 參數 配置 系統 | ||
1.一種基于CPLD芯片的FPGA加密及參數配置系統,包括外部存儲器模塊、CPU模塊、FPGA模塊和CPLD模塊,其特征是,其中所述外部存儲器模塊與CPU模塊相連,所述CPU模塊通過地址總線和數據總線與FPGA模塊相連,所述FPGA模塊通過CLK和DATA數據總線與CPLD模塊相連;
所述CPLD內部包括加密算法模塊和系統配置模塊;
所述CPLD內部的加密算法模塊產生解密擾碼,系統配置模塊存儲系統的配置數據;
其中,所述系統的邏輯代碼存儲于外部存儲器模塊中,所述邏輯代碼包括FPGA公開邏輯代碼部分和CPLD加密邏輯代碼部分;FPGA的配置數據存儲于CPLD芯片的系統配置模塊中;
所述FPGA的內部包括解密模塊,用于根據所加載的邏輯代碼控制命令從CPLD模塊中的加密算法模塊中讀取加密信息,并進行解密對比;如果解密對比正確,解密模塊從CPLD中讀取系統的配置數據,并進行參數配置匹配驗證;FPGA參數配置如果正確則發出使能信息,觸發啟動FPGA各功能模塊,使FPGA進入正常工作狀態。
2.如權利要求1所述的一種基于CPLD芯片的FPGA加密及參數配置系統,其特征是,所述CPU模塊還與JTAG接口相連。
3.如權利要求1所述的一種基于CPLD芯片的FPGA加密及參數配置系統,其特征是,所述CPU模塊還與RJ45接口相連。
4.如權利要求3所述的一種基于CPLD芯片的FPGA加密及參數配置系統,其特征是,CPU芯片選用MARVELL公司的88E6218;FPGA芯片選用Xilinx的XC6SLX16-2FT256;CPLD選用ACTEL公司的A3PN015。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都朗銳芯科技發展有限公司,未經成都朗銳芯科技發展有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410603250.4/1.html,轉載請聲明來源鉆瓜專利網。





