[發(fā)明專利]用于具有多個半導(dǎo)體器件層的半導(dǎo)體結(jié)構(gòu)的系統(tǒng)和方法在審
| 申請?zhí)枺?/td> | 201410371182.3 | 申請日: | 2014-07-31 |
| 公開(公告)號: | CN104637951A | 公開(公告)日: | 2015-05-20 |
| 發(fā)明(設(shè)計)人: | 林以唐;蔡俊雄;萬幸仁 | 申請(專利權(quán))人: | 臺灣積體電路制造股份有限公司 |
| 主分類號: | H01L27/12 | 分類號: | H01L27/12;H01L21/84 |
| 代理公司: | 北京德恒律治知識產(chǎn)權(quán)代理有限公司 11409 | 代理人: | 章社杲;孫征 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 具有 半導(dǎo)體器件 半導(dǎo)體 結(jié)構(gòu) 系統(tǒng) 方法 | ||
技術(shù)領(lǐng)域
本專利文件中描述的技術(shù)總體涉及半導(dǎo)體器件,且更具體地,涉及具有多個半導(dǎo)體器件層的半導(dǎo)體結(jié)構(gòu)。
背景技術(shù)
集成電路(“IC”)可以包括一種或多種類型的半導(dǎo)體器件,諸如n溝道MOSFET(“NMOS”)器件、p溝道MOSFET(“PMOS”)器件、雙極結(jié)晶體管(“BJT”)器件、二極管器件和電容器器件等。對于半導(dǎo)體設(shè)計者而言,不同類型的器件可代表不同的設(shè)計依據(jù)。IC也可以包括具有不同電路功能的電路,諸如具有模擬功能、邏輯功能和存儲功能的IC。
發(fā)明內(nèi)容
根據(jù)本文所描述的教導(dǎo),提供了一種具有多個半導(dǎo)體器件層的半導(dǎo)體結(jié)構(gòu)。在一個實例中,該半導(dǎo)體結(jié)構(gòu)包括第一掩埋氧化物和制造在第一掩埋氧化物之上的第一半導(dǎo)體器件層。第一半導(dǎo)體器件層包括圖案化的頂面。包括絕緣材料的毯式層制造在圖案化的表面上方。該半導(dǎo)體結(jié)構(gòu)還包括接合至毯式層的第二掩埋氧化物和制造在第二掩埋氧化物之上的第二半導(dǎo)體器件層。
在另一個實例中,提供了一種制造多個半導(dǎo)體器件層結(jié)構(gòu)的方法。該方法包括提供第一晶圓,第一晶圓包括接合至第一掩埋氧化物層的第一溝道材料;以及使用第一溝道材料制造第一半導(dǎo)體器件層。該第一半導(dǎo)體器件層包括圖案化的頂面。該方法還包括制造包括位于圖案化的表面上方的絕緣體材料的毯式層;提供包括接合至第二掩埋氧化物層的第二溝道材料的第二晶圓;將第二掩埋氧化物接合至毯式層;使用第二溝道材料制造第二半導(dǎo)體器件層;以及使第一半導(dǎo)體器件層的部件與第二半導(dǎo)體器件層的部件互聯(lián)。
在又一個實例中,提供了一種制造多個半導(dǎo)體器件層結(jié)構(gòu)的方法。該方法包括提供第一SOI晶圓,第一SOI晶圓包括接合至第一掩埋氧化物層的第一溝道材料;以及使用第一溝道材料制造第一半導(dǎo)體器件層。該第一半導(dǎo)體器件層包括圖案化的頂面。該方法還包括制造毯式層,該毯式層包括位于圖案化的表面上方的絕緣材料;將包括第二溝道材料和第二掩埋氧化物的第二晶圓接合至毯式層;以及使用第二溝道材料制造第二半導(dǎo)體器件層。
為了解決現(xiàn)有技術(shù)中的問題,本發(fā)明提供了一種具有多個半導(dǎo)體器件層的半導(dǎo)體結(jié)構(gòu),所述半導(dǎo)體結(jié)構(gòu)包括:第一掩埋氧化物;第一半導(dǎo)體器件層,制造在所述第一掩埋氧化物之上,且包括圖案化的頂部表面;毯式層,包括制造在所述圖案化的頂部表面上方的絕緣體材料;第二掩埋氧化物,接合至所述毯式層;以及第二半導(dǎo)體器件層,制造在所述第二掩埋氧化物之上。
在上述半導(dǎo)體結(jié)構(gòu)中,其中,由第一類型的溝道材料制造所述第一半導(dǎo)體器件層,并且由第二類型的溝道材料制造所述第二半導(dǎo)體器件層。
在上述半導(dǎo)體結(jié)構(gòu)中,其中,由第一類型的溝道材料制造所述第一半導(dǎo)體器件層,并且由第二類型的溝道材料制造所述第二半導(dǎo)體器件層;所述第一類型的溝道材料不同于所述第二類型的溝道材料。
在上述半導(dǎo)體結(jié)構(gòu)中,其中,一種類型的器件僅制造在所述第一半導(dǎo)體器件層和所述第二半導(dǎo)體器件層的一個上,并且另一種類型的器件僅制造在所述第一半導(dǎo)體器件層和所述第二半導(dǎo)體器件層的另一個上。
在上述半導(dǎo)體結(jié)構(gòu)中,其中,一種類型的器件僅制造在所述第一半導(dǎo)體器件層和所述第二半導(dǎo)體器件層的一個上,并且另一種類型的器件僅制造在所述第一半導(dǎo)體器件層和所述第二半導(dǎo)體器件層的另一個上,一種類型的器件包括PMOS器件,并且另一種類型的器件包括NMOS器件。
在上述半導(dǎo)體結(jié)構(gòu)中,其中,所述第一掩埋氧化物和所述第一半導(dǎo)體器件層均由絕緣體上半導(dǎo)體(“SOI”)襯底產(chǎn)生。
在上述半導(dǎo)體結(jié)構(gòu)中,其中,所述第一掩埋氧化物和所述第一半導(dǎo)體器件層均由絕緣體上半導(dǎo)體(“SOI”)襯底產(chǎn)生;所述第二掩埋氧化物和所述第二半導(dǎo)體器件層均由絕緣體上半導(dǎo)體(“SOI”)襯底產(chǎn)生。
根據(jù)本發(fā)明的另一個方面,提供了一種制造多個半導(dǎo)體器件層結(jié)構(gòu)的方法,所述方法包括:提供第一晶圓,所述第一晶圓包括接合至第一掩埋氧化物層的第一溝道材料;由所述第一溝道材料制造第一半導(dǎo)體器件層,所述第一半導(dǎo)體器件層包括圖案化的頂部表面;制造毯式層,所述毯式層包括位于所述圖案化的頂部表面上方的絕緣體材料;提供第二晶圓,所述第二晶圓包括接合至第二掩埋氧化物層的第二溝道材料;將所述第二掩埋氧化物層接合至所述毯式層;由所述第二溝道材料制造第二半導(dǎo)體器件層;以及將所述第一半導(dǎo)體器件層的部件與所述第二半導(dǎo)體器件層的部件互連。
在上述方法中,其中,所述第一溝道材料和所述第二溝道材料不同。
在上述方法中,其中,提供所述第一晶圓包括提供第一絕緣體上硅(“SOI”)晶圓。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于臺灣積體電路制造股份有限公司,未經(jīng)臺灣積體電路制造股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410371182.3/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
H01L 半導(dǎo)體器件;其他類目中不包括的電固體器件
H01L27-00 由在一個共用襯底內(nèi)或其上形成的多個半導(dǎo)體或其他固態(tài)組件組成的器件
H01L27-01 .只包括有在一公共絕緣襯底上形成的無源薄膜或厚膜元件的器件
H01L27-02 .包括有專門適用于整流、振蕩、放大或切換的半導(dǎo)體組件并且至少有一個電位躍變勢壘或者表面勢壘的;包括至少有一個躍變勢壘或者表面勢壘的無源集成電路單元的
H01L27-14 . 包括有對紅外輻射、光、較短波長的電磁輻射或者微粒子輻射并且專門適用于把這樣的輻射能轉(zhuǎn)換為電能的,或適用于通過這樣的輻射控制電能的半導(dǎo)體組件的
H01L27-15 .包括專門適用于光發(fā)射并且包括至少有一個電位躍變勢壘或者表面勢壘的半導(dǎo)體組件
H01L27-16 .包括含有或不含有不同材料結(jié)點的熱電元件的;包括有熱磁組件的





