[發明專利]降低系統軟錯誤的方法有效
| 申請號: | 201410270988.3 | 申請日: | 2014-06-17 |
| 公開(公告)號: | CN104063289B | 公開(公告)日: | 2018-10-23 |
| 發明(設計)人: | 景蔚亮;陳邦明 | 申請(專利權)人: | 上海新儲集成電路有限公司 |
| 主分類號: | G06F11/00 | 分類號: | G06F11/00;G06F12/06 |
| 代理公司: | 上海申新律師事務所 31272 | 代理人: | 吳俊 |
| 地址: | 201500 上海市*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 降低 系統 錯誤 方法 | ||
1.一種降低系統軟錯誤的方法,應用于包括有處理器和DRAM存儲器的系統中,所述處理器設置有若干級片上高速緩存,所述DRAM存儲器包括片外內存或內嵌DRAM高速緩存,其特征在于,包括如下步驟:
步驟S1:所述處理器對所述若干級片上高速緩存中存儲的數據進行更新,以于最后一級的片上高速緩存中形成若干臟數據塊;
步驟S2:采用最后存儲預測技術,預測每個所述臟數據塊所處的狀態,并將處于空載狀態的臟數據塊均存儲至所述DRAM存儲器;所述空載狀態為所述臟數據塊在片上高速緩存中從最后一次被讀取至被其他數據塊所取代的時間段內所處的狀態;并且采用最后存儲預測技術,預測每個所述臟數據塊所處的狀態,并將處于空載狀態的臟數據塊均存儲至片外內存或內嵌DRAM高速緩存。
2.如權利要求1所述的降低系統軟錯誤的方法,其特征在于,所述內嵌DRAM高速緩存和所述處理器的芯片通過2.5D或者3D封裝構成AiP芯片。
3.一種降低系統軟錯誤的方法,應用于包括有處理器、DRAM存儲器和單層單元NAND固態硬盤的系統,所述DRAM存儲器包括片外內存或內嵌DRAM高速緩存,其特征在于,包括如下步驟:
步驟S1:所述處理器對所述DRAM存儲器中存儲的數據進行更新,以于所述DRAM存儲器中形成若干臟數據塊;
步驟S2:采用最后存儲預測技術,預測位于所述DRAM存儲器中的每個所述臟數據塊所處的狀態,并將處于空載狀態的臟數據塊均存儲至所述單層單元NAND固態硬盤;所述空載狀態為所述臟數據塊在DRAM存儲器中從最后一次被讀取至被其他數據塊所取代的時間段內所處的狀態。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海新儲集成電路有限公司,未經上海新儲集成電路有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410270988.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:單板在位狀態檢測方法及裝置
- 下一篇:運行應用程序的方法和裝置





