[發(fā)明專利]用于數(shù)據(jù)總線的考慮串?dāng)_的解碼有效
| 申請(qǐng)?zhí)枺?/td> | 201410216261.7 | 申請(qǐng)日: | 2014-03-17 |
| 公開(公告)號(hào): | CN104050119B | 公開(公告)日: | 2017-06-20 |
| 發(fā)明(設(shè)計(jì))人: | O·B·歐陸瓦菲米;C·斯瑞拉瑪;S·H·霍爾;M·W·萊迪治;J·A·米克斯;P·G·休雷;E·J·懷特 | 申請(qǐng)(專利權(quán))人: | 英特爾公司 |
| 主分類號(hào): | G06F13/20 | 分類號(hào): | G06F13/20 |
| 代理公司: | 上海專利商標(biāo)事務(wù)所有限公司31100 | 代理人: | 何焜 |
| 地址: | 美國(guó)加利*** | 國(guó)省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 數(shù)據(jù) 總線 考慮 解碼 | ||
1.一種信令模塊,包括:
接收機(jī),用于接收多個(gè)信號(hào)線路上的多個(gè)編碼的線路電壓或電流,其中所述編碼的線路電壓或電流被編碼器編碼,且其中所述編碼矩陣的任意兩列之間的點(diǎn)積近似為零,所述編碼矩陣的每一列的平方和是非零的;
比較器,用于按照單位時(shí)間間隔確定所述多個(gè)信號(hào)線路中的每一個(gè)的信號(hào)水平并且將所述信號(hào)水平中的每一個(gè)轉(zhuǎn)換為數(shù)字值;以及
查找表,用于基于所述數(shù)字值提供解碼器的多個(gè)數(shù)字輸出,其中所述多個(gè)數(shù)字輸出的每一個(gè)輸出取決于在相同的單位時(shí)間間隔期間接收到的數(shù)字值的組合。
2.如權(quán)利要求1所述的信令模塊,其特征在于,通過至少部分地基于所述編碼矩陣對(duì)多個(gè)數(shù)字輸入中的每一個(gè)上接收到的數(shù)據(jù)進(jìn)行加權(quán)。
3.如權(quán)利要求2所述的信令模塊,其特征在于,所述查找表基于編碼矩陣或編碼矩陣的逆以及合適的直流(DC)偏置。
4.如權(quán)利要求1所述的信令模塊,其特征在于,所述查找表被實(shí)現(xiàn)為多個(gè)數(shù)字邏輯電路。
5.如權(quán)利要求1所述的信令模塊,其特征在于,所述信令模塊被實(shí)現(xiàn)在使用軟件的數(shù)字系統(tǒng)的中央處理單元、微控制器、IO中樞、芯片組、存儲(chǔ)器控制器中樞(MCH)的集成電路芯片上。
6.如權(quán)利要求5所述的信令模塊,其特征在于,所述集成電路芯片是圖形處理器。
7.一種電子設(shè)備,包括:
包括多個(gè)信號(hào)線路的總線;
被耦合到多個(gè)數(shù)字輸入的第一信令模塊,所述第一信令模塊用來編碼在所述多個(gè)數(shù)字輸入處接收到的數(shù)據(jù)并在所述總線的所述多個(gè)信號(hào)線路上驅(qū)動(dòng)信號(hào),其中所述多個(gè)信號(hào)中的每一個(gè)對(duì)應(yīng)于在所述多個(gè)數(shù)字輸入處接收到的數(shù)據(jù)的加權(quán)和,其中所述第一信令模塊包括編碼器以至少部分地基于編碼矩陣來編碼所述數(shù)據(jù),且其中所述編碼矩陣的任意兩列之間的點(diǎn)積為零,所述編碼矩陣的每一列的平方和是非零的;以及
被耦合到所述總線的所述多個(gè)信號(hào)線路的第二信令模塊,所述第二信令模塊用來解碼在所述總線上接收到的多個(gè)信號(hào)并且生成相應(yīng)的多個(gè)數(shù)字輸出,其中所述多個(gè)數(shù)字輸出的值等于所述多個(gè)數(shù)字輸入的值,所述第二信令模塊包括:
比較器,用于按照單位時(shí)間間隔確定所述多個(gè)信號(hào)線路中的每一個(gè)的信號(hào)水平并且將所述信號(hào)水平中的每一個(gè)轉(zhuǎn)換為數(shù)字值;以及
查找表,用于基于所述數(shù)字值提供解碼器的多個(gè)數(shù)字輸出,其中所述多個(gè)數(shù)字輸出的每一個(gè)輸出取決于在相同的單位時(shí)間間隔期間接收到的數(shù)字值的組合。
8.如權(quán)利要求7所述的電子設(shè)備,其特征在于,所述編碼器至少部分地基于所述編碼矩陣對(duì)在所述多個(gè)數(shù)字輸入中的每一個(gè)上接收到的數(shù)據(jù)進(jìn)行加權(quán)。
9.如權(quán)利要求8所述的電子設(shè)備,其特征在于,所述查找表基于編碼矩陣或編碼矩陣的逆以及直流(DC)偏置。
10.如權(quán)利要求7所述的電子設(shè)備,其特征在于,所述查找表被實(shí)現(xiàn)為多個(gè)數(shù)字邏輯電路。
11.如權(quán)利要求7所述的電子設(shè)備,其特征在于,所述電子設(shè)備是平板PC、超極本、桌上型計(jì)算機(jī)或服務(wù)器。
12.如權(quán)利要求7所述的電子設(shè)備,其特征在于,所述電子設(shè)備是移動(dòng)電話。
13.如權(quán)利要求7所述的電子設(shè)備,其特征在于,所述總線的所述多個(gè)信號(hào)線路之間的跡線到跡線間距是顯著小的以引入顯著的串?dāng)_噪聲。
14.如權(quán)利要求7所述的電子設(shè)備,其特征在于,所述總線的帶寬密度大于約16千兆次傳輸每秒每平方米。
15.一種電子設(shè)備,包括:
邏輯,用于接收多個(gè)信號(hào)線路上的多個(gè)編碼的線路電壓或電流,其中所述編碼的線路電壓或電流從邏輯被接收以至少部分地基于編碼矩陣被編碼,且其中所述編碼矩陣的任意兩列之間的點(diǎn)積近似為零,且所述編碼矩陣的每一列的平方和是非零的;
邏輯,用于在采樣時(shí)間確定所述多個(gè)信號(hào)線路中的每一個(gè)的信號(hào)水平并且將所述信號(hào)水平中的每一個(gè)轉(zhuǎn)換為數(shù)字值;以及
邏輯,用于基于所述數(shù)字值提供解碼器的多個(gè)數(shù)字輸出,其中所述多個(gè)數(shù)字輸出的每一個(gè)輸出取決于在相同的采樣時(shí)間期間接收到的數(shù)字值的組合。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410216261.7/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法、數(shù)據(jù)系統(tǒng)、接收設(shè)備和數(shù)據(jù)讀取方法
- 數(shù)據(jù)記錄方法、數(shù)據(jù)記錄裝置、數(shù)據(jù)記錄媒體、數(shù)據(jù)重播方法和數(shù)據(jù)重播裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)發(fā)送系統(tǒng)、數(shù)據(jù)發(fā)送裝置以及數(shù)據(jù)結(jié)構(gòu)
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法及數(shù)據(jù)系統(tǒng)
- 數(shù)據(jù)嵌入裝置、數(shù)據(jù)嵌入方法、數(shù)據(jù)提取裝置及數(shù)據(jù)提取方法
- 數(shù)據(jù)管理裝置、數(shù)據(jù)編輯裝置、數(shù)據(jù)閱覽裝置、數(shù)據(jù)管理方法、數(shù)據(jù)編輯方法以及數(shù)據(jù)閱覽方法
- 數(shù)據(jù)發(fā)送和數(shù)據(jù)接收設(shè)備、數(shù)據(jù)發(fā)送和數(shù)據(jù)接收方法
- 數(shù)據(jù)發(fā)送裝置、數(shù)據(jù)接收裝置、數(shù)據(jù)收發(fā)系統(tǒng)、數(shù)據(jù)發(fā)送方法、數(shù)據(jù)接收方法和數(shù)據(jù)收發(fā)方法
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級(jí)總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法
- 標(biāo)志控制請(qǐng)求代理仲裁的方法和系統(tǒng)
- 信號(hào)處理方法與設(shè)備以及記錄介質(zhì)
- 一種考慮能量傳輸?shù)闹欣^選擇方法
- 一種考慮電網(wǎng)分區(qū)優(yōu)化運(yùn)行的城市電網(wǎng)規(guī)劃方法
- 一種定位考慮攻擊精度的骨干鏈路DDoS攻擊目標(biāo)鏈路的方法
- 基于全局策略管理節(jié)點(diǎn)網(wǎng)絡(luò)故障的程序
- 基于本地策略管理節(jié)點(diǎn)網(wǎng)絡(luò)故障的程序
- 考慮互補(bǔ)約束的潮流計(jì)算方法及裝置
- 考慮穩(wěn)態(tài)約束和暫態(tài)約束的聯(lián)絡(luò)線功率可行域刻畫方法
- 土結(jié)作用的變壓器本體地震放大系數(shù)確定及抗震評(píng)估方法





