[發(fā)明專利]同步化從核心至物理接口的數(shù)據(jù)傳輸有效
| 申請?zhí)枺?/td> | 201410095385.4 | 申請日: | 2014-03-14 |
| 公開(公告)號: | CN104050135B | 公開(公告)日: | 2017-06-09 |
| 發(fā)明(設(shè)計)人: | B·霍爾弗德;M·D·麥克謝伊 | 申請(專利權(quán))人: | 美國亞德諾半導(dǎo)體公司 |
| 主分類號: | G06F13/42 | 分類號: | G06F13/42 |
| 代理公司: | 中國國際貿(mào)易促進(jìn)委員會專利商標(biāo)事務(wù)所11038 | 代理人: | 劉倜 |
| 地址: | 美國馬*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 同步 核心 物理 接口 數(shù)據(jù)傳輸 | ||
1.一種用于將數(shù)字核心與至少一個物理接口對接的設(shè)備,其包括:
被配置于所述數(shù)字核心上的宏,所述宏具有至少一個數(shù)據(jù)輸出端、第一數(shù)據(jù)輸入端、復(fù)位輸入端和同步復(fù)位輸出端,所述宏由具有第一時鐘速率的第一時鐘來定時,所述第一時鐘被配置來:
在所述第一數(shù)據(jù)輸入端上將來自所述數(shù)字核心的數(shù)據(jù)定時輸入;
在所述復(fù)位輸入端上將來自所述數(shù)字核心的復(fù)位信號定時輸入,其中同步化復(fù)位信號在所述同步復(fù)位輸出端上輸出;以及
物理接口電路,其具有耦接至所述宏的所述數(shù)據(jù)輸出端的第二數(shù)據(jù)輸入端,和耦接至所述宏的所述同步復(fù)位輸出端的復(fù)位采樣輸入端,所述物理接口電路包括時鐘發(fā)生器并且由具有第二時鐘速率的第二時鐘以及具有第三時鐘速率的第三時鐘來定時,所述第二時鐘將來自所述宏的數(shù)據(jù)定時輸入至所述物理接口中,并且所述第三時鐘以大于所述第一時鐘速率和第二時鐘速率的速率對來自所述宏的所述同步化復(fù)位信號進(jìn)行采樣,其中在檢測到所述同步化復(fù)位信號的過渡時,所述時鐘發(fā)生器將所述第二時鐘復(fù)位至預(yù)定狀態(tài)。
2.如權(quán)利要求1所述的設(shè)備,其中所述物理接口具有用于數(shù)據(jù)傳輸?shù)牟ㄌ芈?,并且其中所述第一時鐘和第二時鐘各自處于波特率/M的速率下,并且所述第三時鐘以波特率/N的速率來對所述同步化復(fù)位信號進(jìn)行采樣,其中M大于N。
3.如權(quán)利要求1所述的設(shè)備,其中所述第一時鐘和第二時鐘各自具有第一邊緣,并且所述物理接口電路中的所述時鐘發(fā)生器將所述第二時鐘復(fù)位以使得所述第二時鐘的所述第一邊緣以相對于所述第一時鐘的所述第一邊緣的已知偏移來開始。
4.如權(quán)利要求3所述的設(shè)備,其中所述物理接口具有波特率并且所述第三時鐘處于波特率/N的速率下并且所述第一時鐘的所述第一邊緣和所述第二時鐘的所述第一邊緣被復(fù)位來在所述已知偏移加N個單位增量與所述已知偏移減N個單位增量之間對齊。
5.如權(quán)利要求4所述的設(shè)備,其中所述第一時鐘處于波特率/M的速率下,并且其中由所述物理接口電路所進(jìn)行的采樣為所述發(fā)生器提供M/N個步進(jìn)的相位知識以便初始化所述第二時鐘。
6.如權(quán)利要求1所述的設(shè)備,其中所述物理接口電路的所述第三時鐘以所述第一時鐘速率M/N倍的速率對所述第三時鐘來進(jìn)行采樣,并且其中所述發(fā)生器將所述第二時鐘復(fù)位至預(yù)定狀態(tài)的加或減N個單位增量(UI)內(nèi)。
7.如權(quán)利要求1所述的設(shè)備,其中所述物理接口電路中的所述發(fā)生器包括時鐘分頻器電路,所述電路從所述第三時鐘產(chǎn)生所述第二時鐘。
8.如權(quán)利要求1所述的設(shè)備,其中所述物理接口具有用于數(shù)據(jù)傳輸?shù)牟ㄌ芈什⑶宜龅谝粫r鐘處于波特率/M的速率下,所述第二時鐘處于波特率/M的速率下并且所述第三時鐘處于波特率/N的速率下。
9.如權(quán)利要求8所述的設(shè)備,其中M=40并且N=2。
10.一種用于將數(shù)字核心與至少一個物理接口對接的方法,其包括:
使用第一時鐘將來自所述數(shù)字核心的數(shù)據(jù)定時至宏的第一數(shù)據(jù)輸出端上,所述第一時鐘是宏時鐘;
使用第二時鐘將來自所述宏的所述第一數(shù)據(jù)輸出端的所述數(shù)據(jù)定時輸入至所述物理接口中,所述第二時鐘是物理接口時鐘;
使用所述宏時鐘將來自所述數(shù)字核心的第一復(fù)位信號定時至所述宏的復(fù)位輸出端上,所述第一復(fù)位信號輸出用作第二復(fù)位信號;
使用第三時鐘對所述第二復(fù)位信號進(jìn)行采樣以便產(chǎn)生采樣復(fù)位信號,所述第三時鐘提供大于所述第二時鐘速率的時鐘速率;以及
響應(yīng)于所述采樣復(fù)位信號的過渡,將所述第二時鐘復(fù)位至所述物理接口中的預(yù)定狀態(tài)。
11.如權(quán)利要求10所述的方法,其進(jìn)一步包括使用在所述第二時鐘的所述復(fù)位中得以復(fù)位的所述第二時鐘來將所述數(shù)據(jù)定時輸入至所述物理接口中。
12.如權(quán)利要求10所述的方法,其中在所述采樣中所使用的所述第三時鐘由鎖相環(huán)路產(chǎn)生。
13.如權(quán)利要求10所述的方法,其中所述復(fù)位包括使所述物理接口中的時鐘發(fā)生電路復(fù)位,以便以已知狀態(tài)來開始所述第二時鐘。
14.如權(quán)利要求10所述的方法,其中所述復(fù)位進(jìn)一步包括使所述物理接口中的時鐘發(fā)生電路復(fù)位,以便以所述第一時鐘的第一邊緣的已知偏移來開始所述第二時鐘的第一邊緣。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于美國亞德諾半導(dǎo)體公司,未經(jīng)美國亞德諾半導(dǎo)體公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410095385.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





