[發明專利]一種無數據輔助的并行時鐘同步方法及系統在審
| 申請號: | 201410067434.3 | 申請日: | 2014-02-26 |
| 公開(公告)號: | CN103812594A | 公開(公告)日: | 2014-05-21 |
| 發明(設計)人: | 張彧;曾安輝;吳義辰;姜龍;吳釗 | 申請(專利權)人: | 清華大學 |
| 主分類號: | H04J3/06 | 分類號: | H04J3/06 |
| 代理公司: | 北京路浩知識產權代理有限公司 11002 | 代理人: | 李迪 |
| 地址: | 100084 北京市*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 數據 輔助 并行 時鐘 同步 方法 系統 | ||
1.一種無數據輔助的并行時鐘同步方法,其特征在于,該方法包括:
S1.將接收數據進行緩存;
S2.對緩存的數據進行并行時鐘誤差檢測,獲得采樣時鐘偏差;
S3.根據采樣時鐘偏差,對緩存的數據進行并行內插控制,得到并行數據;
S4.對所述并行數據進行內插,完成采樣時鐘誤差補償;
S5.輸出內插后的并行數據,實現時鐘同步。
2.根據權利要求1所述的方法,其特征在于,在步驟S1中,所述接收數據滿足奈奎斯特采樣定律,所述緩存的模式采用乒乓緩存模式。
3.根據權利要求1所述的方法,其特征在于,在步驟S2中,所述并行時鐘誤差檢測包括:
S21.對所述緩存的數據進行非線性變換;
S22.根據采樣率與符號速率的比值N,計算N點數據的一階傅里葉級數,并求出M段N點數據的傅里葉級數的平均傅里葉級數,所述M由計算精度確定;
S23.根據所述平均傅里葉級數求出平均傅里葉級數的相位;
S24.根據平均傅里葉級數的相位計算采樣時鐘偏差。
4.根據權利要求1所述的方法,其特征在于,在步驟S3中,所述并行內插控制包括:
S31.判斷采樣是否為過采樣,若采樣為過采樣,則進行丟點,若采樣不是過采樣,則不進行丟點;
S32.判斷采樣是否為欠采樣,若采樣為欠采樣,則進行增點,若采樣不是欠采樣,則不進行增點。
5.根據權利要求4所述的方法,其特征在于,在步驟S31中,所述過采樣為上一次采樣時鐘偏差是正的最大值且當前采樣時鐘偏差是負的最小值的采樣過程;所述丟點為跳過緩存的開始N個數據再并行輸出;
在步驟S32中,所述欠采樣為上一次采樣時鐘偏差是負的最小值且當前采樣時鐘偏差是正的最大值的采樣過程;所述增點為從上一次緩存的最后N點數據開始并行輸出。
6.根據權利要求5所述的方法,其特征在于,所述步驟S4包括:
S41.將所述并行數據進行分組;
S42.將分組后的數據及插值參數代入插值公式,得到一個輸出數據,所述插值參數為采樣時鐘偏差的相反數;
S43.將所有分組得到的輸出數據并行輸出。
7.一種無數據輔助的并行時鐘同步系統,該系統包括:
緩存控制模塊,用于緩存接收數據;
并行時鐘誤差檢測模塊,用于對緩存的數據進行并行時鐘誤差檢測,獲得采樣時鐘偏差;
內插控制模塊,用于根據采樣時鐘偏差,對緩存的數據進行并行內插控制,得到并行數據;
內插模塊,用于對所述并行數據進行內插,完成采樣時鐘誤差補償;
輸出模塊,用于輸出內插后的并行數據,實現時鐘同步。
8.根據權利要求7所述的系統,其特征還在于,所述緩存控制模塊包括兩個緩存器及一個控制器,所述控制器用于將接收數據分段交替緩存到兩個緩存器中。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于清華大學,未經清華大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410067434.3/1.html,轉載請聲明來源鉆瓜專利網。
- 數據顯示系統、數據中繼設備、數據中繼方法、數據系統、接收設備和數據讀取方法
- 數據記錄方法、數據記錄裝置、數據記錄媒體、數據重播方法和數據重播裝置
- 數據發送方法、數據發送系統、數據發送裝置以及數據結構
- 數據顯示系統、數據中繼設備、數據中繼方法及數據系統
- 數據嵌入裝置、數據嵌入方法、數據提取裝置及數據提取方法
- 數據管理裝置、數據編輯裝置、數據閱覽裝置、數據管理方法、數據編輯方法以及數據閱覽方法
- 數據發送和數據接收設備、數據發送和數據接收方法
- 數據發送裝置、數據接收裝置、數據收發系統、數據發送方法、數據接收方法和數據收發方法
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置





