[發(fā)明專(zhuān)利]用于在喚醒期間減少切換電力的具有保持觸發(fā)器的非易失性邏輯陣列有效
| 申請(qǐng)?zhí)枺?/td> | 201380046972.8 | 申請(qǐng)日: | 2013-09-10 |
| 公開(kāi)(公告)號(hào): | CN104620194B | 公開(kāi)(公告)日: | 2018-01-12 |
| 發(fā)明(設(shè)計(jì))人: | S·C·巴特玲;S·漢納 | 申請(qǐng)(專(zhuān)利權(quán))人: | 德克薩斯儀器股份有限公司 |
| 主分類(lèi)號(hào): | G06F1/32 | 分類(lèi)號(hào): | G06F1/32 |
| 代理公司: | 北京紀(jì)凱知識(shí)產(chǎn)權(quán)代理有限公司11245 | 代理人: | 趙蓉民 |
| 地址: | 美國(guó)德*** | 國(guó)省代碼: | 暫無(wú)信息 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 喚醒 期間 減少 切換 電力 具有 保持 觸發(fā)器 非易失性 邏輯 陣列 | ||
1.一種計(jì)算設(shè)備裝置,其提供基于非易失性邏輯的計(jì)算,該裝置包括:
多個(gè)非易失性邏輯元件陣列;
多個(gè)易失性存儲(chǔ)元件,其包括保持觸發(fā)器電路;
至少一個(gè)非易失性邏輯控制器,其被配置為控制所述多個(gè)非易失性邏輯元件陣列,以存儲(chǔ)由所述多個(gè)易失性存儲(chǔ)元件表示的機(jī)器狀態(tài),并將存儲(chǔ)的機(jī)器狀態(tài)從所述多個(gè)非易失性邏輯元件陣列讀出到所述多個(gè)易失性存儲(chǔ)元件;
其中,各保持觸發(fā)器電路包括由第一電源域供電的主邏輯電路部分和由第二電源域供電的從級(jí)電路部分;
其中,在從所述多個(gè)非易失性邏輯元件陣列向所述多個(gè)易失性存儲(chǔ)元件回寫(xiě)數(shù)據(jù)期間,所述第一電源域被配置為斷電而所述第二電源域有效;
其中所述多個(gè)非易失性邏輯元件被配置為由第三電源域供電;
其中所述第三電源域被配置為在所述計(jì)算設(shè)備裝置的常規(guī)操作期間斷電。
2.一種計(jì)算設(shè)備裝置,其提供基于非易失性邏輯的計(jì)算,該裝置包括:
多個(gè)非易失性邏輯元件陣列;
多個(gè)易失性存儲(chǔ)元件,其包括保持觸發(fā)器電路;
至少一個(gè)非易失性邏輯控制器,其被配置為控制所述多個(gè)非易失性邏輯元件陣列,以存儲(chǔ)由所述多個(gè)易失性存儲(chǔ)元件表示的機(jī)器狀態(tài),并將存儲(chǔ)的機(jī)器狀態(tài)從所述多個(gè)非易失性邏輯元件陣列讀出到所述多個(gè)易失性存儲(chǔ)元件;
其中,各保持觸發(fā)器電路包括由第一電源域供電的主邏輯電路部分和由第二電源域供電的從級(jí)電路部分;
其中,在從所述多個(gè)非易失性邏輯元件陣列向所述多個(gè)易失性存儲(chǔ)元件回寫(xiě)數(shù)據(jù)期間,所述第一電源域被配置為斷電而所述第二電源域有效;
其中所述至少一個(gè)非易失性邏輯控制器被配置為生成用于保存所述機(jī)器狀態(tài)至所述多個(gè)非易失性邏輯元件陣列或從所述多個(gè)非易失性邏輯元件陣列獲取所述機(jī)器狀態(tài)的控制序列。
3.一種計(jì)算設(shè)備裝置,其提供基于非易失性邏輯的計(jì)算,該裝置包括:
多個(gè)非易失性邏輯元件陣列;
多個(gè)易失性存儲(chǔ)元件,其包括保持觸發(fā)器電路;
至少一個(gè)非易失性邏輯控制器,其被配置為控制所述多個(gè)非易失性邏輯元件陣列,以存儲(chǔ)由所述多個(gè)易失性存儲(chǔ)元件表示的機(jī)器狀態(tài),并將存儲(chǔ)的機(jī)器狀態(tài)從所述多個(gè)非易失性邏輯元件陣列讀出到所述多個(gè)易失性存儲(chǔ)元件;
其中,各保持觸發(fā)器電路包括由第一電源域供電的主邏輯電路部分和由第二電源域供電的從級(jí)電路部分;
其中,在從所述多個(gè)非易失性邏輯元件陣列向所述多個(gè)易失性存儲(chǔ)元件回寫(xiě)數(shù)據(jù)期間,所述第一電源域被配置為斷電而所述第二電源域有效;
其中所述多個(gè)易失性存儲(chǔ)元件中的各個(gè)元件包括:
數(shù)據(jù)輸入端口,其被配置為通過(guò)響應(yīng)于在數(shù)據(jù)輸入使能端口上接收到來(lái)自所述至少一個(gè)非易失性邏輯控制器的更新信號(hào)以觸發(fā)所述數(shù)據(jù)輸入端口,來(lái)允許與存儲(chǔ)數(shù)據(jù)相關(guān)的信號(hào)從所述非易失性邏輯元件陣列中的一個(gè)傳送到關(guān)聯(lián)的易失性存儲(chǔ)元件的從級(jí),從而將數(shù)據(jù)從所述非易失性邏輯元件陣列中的所述一個(gè)插入到關(guān)聯(lián)的易失性存儲(chǔ)元件。
4.一種計(jì)算設(shè)備裝置,其提供基于非易失性邏輯的計(jì)算,該裝置包括:
多個(gè)非易失性邏輯元件陣列;
多個(gè)易失性存儲(chǔ)元件,其包括保持觸發(fā)器電路;
至少一個(gè)非易失性邏輯控制器,其被配置為控制所述多個(gè)非易失性邏輯元件陣列,以存儲(chǔ)由所述多個(gè)易失性存儲(chǔ)元件表示的機(jī)器狀態(tài),并將存儲(chǔ)的機(jī)器狀態(tài)從所述多個(gè)非易失性邏輯元件陣列讀出到所述多個(gè)易失性存儲(chǔ)元件;
其中,各保持觸發(fā)器電路包括由第一電源域供電的主邏輯電路部分和由第二電源域供電的從級(jí)電路部分;
其中,在從所述多個(gè)非易失性邏輯元件陣列向所述多個(gè)易失性存儲(chǔ)元件回寫(xiě)數(shù)據(jù)期間,所述第一電源域被配置為斷電而所述第二電源域有效;
該裝置進(jìn)一步包括多路復(fù)用器,其被連接和配置為傳送來(lái)自所述多個(gè)易失性存儲(chǔ)元件中的多個(gè)單獨(dú)的易失性存儲(chǔ)元件的狀態(tài),以便同時(shí)存儲(chǔ)在所述多個(gè)非易失性邏輯元件陣列中的單獨(dú)一個(gè)非易失性邏輯元件陣列中。
該專(zhuān)利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專(zhuān)利權(quán)人授權(quán)。該專(zhuān)利全部權(quán)利屬于德克薩斯儀器股份有限公司,未經(jīng)德克薩斯儀器股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買(mǎi)此專(zhuān)利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201380046972.8/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專(zhuān)利網(wǎng)。
- 同類(lèi)專(zhuān)利
- 專(zhuān)利分類(lèi)
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F1-00 不包括在G06F 3/00至G06F 13/00和G06F 21/00各組的數(shù)據(jù)處理設(shè)備的零部件
G06F1-02 .數(shù)字函數(shù)發(fā)生器的
G06F1-04 .產(chǎn)生時(shí)鐘信號(hào)的或分配時(shí)鐘信號(hào)的,或者直接從這個(gè)設(shè)備中得出信號(hào)的
G06F1-16 .結(jié)構(gòu)部件或配置
G06F1-22 .限制或控制引線/門(mén)比例的裝置
G06F1-24 .復(fù)位裝置





