[實用新型]一種兼容存儲多種不同速度數(shù)據(jù)的電子存儲器有效
| 申請?zhí)枺?/td> | 201320229188.8 | 申請日: | 2013-04-28 |
| 公開(公告)號: | CN203242348U | 公開(公告)日: | 2013-10-16 |
| 發(fā)明(設(shè)計)人: | 李寶;劉志軒;羅振貴;李箭;翟慧娟;張思前 | 申請(專利權(quán))人: | 北京航天長征飛行器研究所;中國運載火箭技術(shù)研究院 |
| 主分類號: | G11C7/10 | 分類號: | G11C7/10 |
| 代理公司: | 中國航天科技專利中心 11009 | 代理人: | 范曉毅 |
| 地址: | 100076 北京市*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 兼容 存儲 多種 不同 速度 數(shù)據(jù) 電子 存儲器 | ||
技術(shù)領(lǐng)域
本實用新型涉及電子存儲器領(lǐng)域,特別涉及一種兼容存儲多種不同速度數(shù)據(jù)的電子存儲器
背景技術(shù)
電子存儲器是一種基于FPGA的數(shù)字電路存儲系統(tǒng),從接口電路接收導引頭的數(shù)據(jù)并存儲到存儲芯片中,然后判斷導引頭工作是否正常。隨著再入飛行器的發(fā)展,導引頭的接口數(shù)據(jù)速度呈多樣化。
針對導引頭數(shù)據(jù)速度多樣化的現(xiàn)狀,現(xiàn)有存儲導引頭數(shù)據(jù)的技術(shù)一般是針對一種速度設(shè)計一個存儲器,也就是研制一個存儲器只能適應(yīng)一種數(shù)據(jù)速度的導引頭。
采用現(xiàn)有方法,若導引頭的數(shù)據(jù)速度根據(jù)需要發(fā)生變化則此種存儲器也不再適應(yīng)要求,需要重新研制并編寫相應(yīng)程序,將耗費巨大的人力和物力。
實用新型內(nèi)容
本實用新型的目的在于克服現(xiàn)有技術(shù)的上述不足,提供一種兼容存儲多種不同速度數(shù)據(jù)的電子存儲器,該電子存儲器可以兼容存儲多種不同速度數(shù)據(jù),且結(jié)構(gòu)簡單,兼容性高,并大大節(jié)約成本,具有很強的實用性。
本實用新型的上述目的主要是通過如下技術(shù)方案予以實現(xiàn)的:
一種兼容存儲多種不同速度數(shù)據(jù)的電子存儲器,基于FPGA實現(xiàn),F(xiàn)PGA包括數(shù)據(jù)選擇控制單元、接口控制單元和Flash存儲芯片控制單元,其中接口控制單元包括接口時鐘頻率控制模塊和接口芯片控制模塊,F(xiàn)lash存儲芯片控制單元包括輸入緩存、Flash存儲芯片、輸出緩存和Flash控制器,具體連接關(guān)系為:數(shù)據(jù)選擇控制單元連接接口時鐘頻率控制模塊,接口時鐘頻率控制模塊連接接口芯片控制模塊,接口芯片控制模塊連接輸入緩存,輸入緩存連接Flash存儲芯片,F(xiàn)lash存儲芯片連接輸出緩存,此外Flash控制器分別與輸入緩存、Flash存儲芯片和輸出緩存連接;
數(shù)據(jù)選擇控制單元:由外部硬件使能開關(guān)控制,選擇接收不同數(shù)據(jù)速度的導引頭數(shù)據(jù),并將所述導引頭數(shù)據(jù)輸出給接口時鐘頻率控制模塊;
接口時鐘頻率控制模塊:接收數(shù)據(jù)選擇控制單元輸入的導引頭數(shù)據(jù),并根據(jù)所述導引頭數(shù)據(jù)的速度選擇相應(yīng)的時鐘頻率,并將所述時鐘頻率與導引頭數(shù)據(jù)輸出給接口芯片控制模塊;
接口芯片控制模塊:根據(jù)接收的時鐘頻率控制接口芯片接收數(shù)據(jù)的速度,使接口芯片接收數(shù)據(jù)的速度與接收的導引頭數(shù)據(jù)的速度相匹配,同時將接收的導引頭數(shù)據(jù)輸出給輸入緩存;
輸入緩存:將接口芯片控制模塊輸入的導引頭數(shù)據(jù)進行存儲,并選擇相應(yīng)的時鐘頻率,使所述時鐘頻率與接口芯片接收的數(shù)據(jù)速度相匹配;
Flash控制器:將輸入緩存中的數(shù)據(jù)存儲至Flash存儲芯片中,當需要從Flash存儲芯片中讀取數(shù)據(jù)時,將Flash存儲芯片中的數(shù)據(jù)輸出至輸出緩存中,通過輸出緩存輸出至上位機;
輸出緩存:將Flash存儲芯片輸出的數(shù)據(jù)進行存儲。
在上述兼容存儲多種不同速度數(shù)據(jù)的電子存儲器中,F(xiàn)PGA的型號為EP1C12F256I7。
在上述兼容存儲多種不同速度數(shù)據(jù)的電子存儲器中,利用1個使能開關(guān)控制2路數(shù)據(jù),實現(xiàn)2種不同數(shù)據(jù)速度的導引頭數(shù)據(jù)存儲,利用2個使能開關(guān)控制4路數(shù)據(jù),實現(xiàn)4種不同數(shù)據(jù)速度的導引頭數(shù)據(jù)存儲,依次類推,利用n個使能開關(guān)控制2n路數(shù)據(jù),實現(xiàn)2n種不同數(shù)據(jù)速度的導引頭數(shù)據(jù)存儲,其中n為正整數(shù)。
本實用新型與現(xiàn)有技術(shù)相比具有如下有益效果:
(1)本實用新型電子存儲器可以通過使能開關(guān)的選擇來存儲不同速度的導引頭數(shù)據(jù),不必再次研制新的設(shè)備和編寫新的程序,具有很好的靈活性,例如,一種導引頭數(shù)據(jù)速度為20MB/s,則將使能開關(guān)置為低電平使存儲器數(shù)據(jù)速度選擇為20MB/s,若導引頭數(shù)據(jù)速度進行更改變?yōu)?5MB/s,則只需要將使能開關(guān)置為高電平,存儲器數(shù)據(jù)速度便更改為25MB/s,不需要重新研制設(shè)備或更改程序;
(2)本實用新型電子存儲器不僅可以適應(yīng)2種不同速度的數(shù)據(jù),也可以適應(yīng)多種不同速度的數(shù)據(jù),可以根據(jù)需要調(diào)整兼容的速度種類,具有很好的通用性;
(3)本實用新型電子存儲器可以存儲多種不同速度的設(shè)計是使用可編程邏輯器件FPGA實現(xiàn)的,有利于提高速度和可靠性,并減小體積;
(4)本實用新型電子存儲器結(jié)構(gòu)簡單,兼容性高,并大大節(jié)約成本,該電子存儲器已在型號中成功應(yīng)用,并值得進一步推廣。
附圖說明
圖1為本實用新型電子存儲器結(jié)構(gòu)示意圖;
圖2為本實用新型兼容多種數(shù)據(jù)速度的實現(xiàn)方法原理框圖。
具體實施方式
下面結(jié)合附圖和具體實施例對本實用新型作進一步詳細的描述:
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京航天長征飛行器研究所;中國運載火箭技術(shù)研究院,未經(jīng)北京航天長征飛行器研究所;中國運載火箭技術(shù)研究院許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320229188.8/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





