[實用新型]一種產生噪聲源真隨機序列的數字電路有效
| 申請號: | 201320068944.3 | 申請日: | 2013-02-06 |
| 公開(公告)號: | CN203102250U | 公開(公告)日: | 2013-07-31 |
| 發明(設計)人: | 王慶軍 | 申請(專利權)人: | 天津光電聚能專用通信設備有限公司 |
| 主分類號: | G06F7/58 | 分類號: | G06F7/58 |
| 代理公司: | 天津市北洋有限責任專利代理事務所 12201 | 代理人: | 溫國林 |
| 地址: | 300453 天*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 產生 噪聲 隨機 序列 數字電路 | ||
一種產生噪聲源真隨機序列的數字電路,包括:FPGA(1),其特征在于,
所述FPGA(1)向噪聲源芯片電路(2)發送提取真隨機數字序列信號,所述噪聲源芯片電路(2)接收所述提取真隨機數字序列信號,并將真隨機數字序列傳輸至所述FPGA(1);所述FPGA(1)向單片機(3)發送中斷信號,所述單片機(3)收到所述中斷信號后,發出讀取信號至所述FPGA(1),所述FPGA(1)通過數據總線向所述單片機(3)傳送所述真隨機數字序列;所述單片機(3)根據所述真隨機數字序列對保密產品進行加密處理。
根據權利要求1所述的一種產生噪聲源真隨機序列的數字電路,其特征在于,所述噪聲源芯片電路(2)包括:噪聲源芯片(U),
所述噪聲源芯片(U)的電源端(VDD)接電阻(R)的一端,所述電阻(R)的另一端分別接電容(C)的一端和電源,所述電容(C)的另一端接地;時鐘信號輸入端(CLK)接時鐘信號;數據端(DATA)輸出真隨機數字序列。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于天津光電聚能專用通信設備有限公司,未經天津光電聚能專用通信設備有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320068944.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:多模多路并行編程器
- 下一篇:電容屏OGS消影結構





