[發(fā)明專利]一種兩通道并行信號處理模塊無效
| 申請?zhí)枺?/td> | 201310619595.4 | 申請日: | 2013-11-29 |
| 公開(公告)號: | CN103678231A | 公開(公告)日: | 2014-03-26 |
| 發(fā)明(設(shè)計)人: | 萬傳彬;陸建國;王林;陳剛;李華;王云;樊宏坤 | 申請(專利權(quán))人: | 成都國蓉科技有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 610000 *** | 國省代碼: | 四川;51 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 通道 并行 信號 處理 模塊 | ||
1.一種兩通道并行信號處理模塊,其特征在于:包括VPX背板連接器以及與VPX背板連接器連接的第一FPGA和兩個DSP,所述第一FPGA連接有第二FPGA和第三FPGA,所述兩個DSP均分別連接有DDR2?SDRAM和NOR?FLASH存儲器。
2.根據(jù)權(quán)利要求1所述的一種兩通道并行信號處理模塊,其特征在于:所述兩個DSP均通過以太網(wǎng)PHY芯片與VPX背板連接器連接。
3.根據(jù)權(quán)利要求1所述的一種兩通道并行信號處理模塊,其特征在于:所述第一FPGA分別通過串行解串器和RS644接口與VPX背板連接器連接。
4.根據(jù)權(quán)利要求1所述的一種兩通道并行信號處理模塊,其特征在于:所述第一FPGA型號為Spartan-6?XC6SLX100,所述第二FPGA和第三FPGA型號均為XC5VLX50T。
5.根據(jù)權(quán)利要求1所述的一種兩通道并行信號處理模塊,其特征在于:所述兩個DSP型號為TMS320C6455。
6.根據(jù)權(quán)利要求1所述的一種兩通道并行信號處理模塊,其特征在于:所述兩個DSP均通過EMIF與第一FPGA連接。
7.根據(jù)權(quán)利要求1所述的一種兩通道并行信號處理模塊,其特征在于:所述第二FPGA和第三FPGA均通過GPIO與第一FPGA連接。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于成都國蓉科技有限公司,未經(jīng)成都國蓉科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310619595.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置
- 亮度信號/色信號分離裝置和亮度信號/色信號分離方法
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置
- 雙耳信號的信號生成
- 雙耳信號的信號生成
- 信號處理裝置、信號處理方法、信號處理程序
- USBTYPEC信號轉(zhuǎn)HDMI信號的信號轉(zhuǎn)換線
- 信號盒(信號轉(zhuǎn)換)
- 信號調(diào)制方法、信號調(diào)制裝置、信號解調(diào)方法和信號解調(diào)裝置





