[發明專利]一種串聯門控發射極耦合邏輯電路在審
| 申請號: | 201310612734.0 | 申請日: | 2013-11-27 |
| 公開(公告)號: | CN103647547A | 公開(公告)日: | 2014-03-19 |
| 發明(設計)人: | 不公告發明人 | 申請(專利權)人: | 蘇州貝克微電子有限公司 |
| 主分類號: | H03K19/08 | 分類號: | H03K19/08 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 215011 江蘇省蘇州*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 串聯 門控 發射極 耦合 邏輯電路 | ||
1.一種串聯門控發射極耦合邏輯電路,其特征是:連接在第一電源端和第二電源端之間的發射極耦合邏輯電路包括:多級控制閉合電路,每個級別的控制閉合電路包括一對將各自的發射極端子連接在一起的晶體管;一個連接到控制閉合電路的輸出電路;該輸出電路包括一個第一負載電阻和串聯連接的PN結,和一個分壓器,分壓器的端子連接到PN結,PN結包含在第一輸出晶體管的終端;輸出電路還包括四個輸出端子,第一輸出端與第一輸出晶體管的基極相連,第二輸出端與分壓器的中間端子相連,第三輸出端與電壓分壓器的終端相連,而第四輸出端與第二輸出晶體管的發射極相連。第一輸出端被設計來產生高狀態(VOH)和低狀態(VOL)之間的電壓變化,其中高狀態即較高的電源電壓,低狀態為低于高狀態二分之一個二極管壓降(φ);第二輸出端的作用是產生一個輸出電壓,該電壓在高狀態和低狀態之間變化,其中高狀態低于較高的電源電壓半個二極管電壓降(φ),而低狀態比較高的電源電壓低一個二極管壓降(φ)的四分之三;第三輸出端的目的是產生一個輸出電壓,該電壓在高狀態和低狀態之間變化,其中高狀態低于較高的電源電壓一個二極管電壓降(φ),而低狀態比較高的電源電壓低二分之三個二極管壓降(φ);第四輸出端子的目的是產生一個輸出電壓,該電壓在高狀態和低狀態之間變化,其中高狀態低于較高的電源電壓二分之三個二極管電壓降(φ),而低狀態比較高的電源電壓低四分之七個二極管壓降(φ)。輸出電路還包括一個第二輸出晶體管,第二輸出端被連接到第二輸出晶體管的基極。輸出電路包括一個同相輸出電路和一個反相輸出電路。
2.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:在所述邏輯電路包括四個控制閉合電路,以及邏輯電路的第一和所述第二電源端被連接到第一電源電壓和第二電源電壓,兩個電源電壓相差約3.3V。
3.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:還包括七個控制閉合電路,第一和第二電源端被連接到第一電源電壓和第二電源電壓,兩個電源電壓相差5.2V。
4.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:在每個晶體管對中一個晶體管用于接收同相輸入,另一個晶體管用于接收反相輸入。
5.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:還包括一個電流源和第二負載電阻,電流源被用來提供電流,該電流用于提供負載電阻二分之一的二極管壓降(φ);電流源包括一個供流電阻和一個串聯到導電通路中的多PN結,多PN結包括一個二極管和一個晶體管;電流源連接在多級控制閉合電路和第二電源端之間;第一和第二負載電阻被連接在控制閉合電路和第一電源端之間,導電通路則連接在第一電源端和供流電阻終端器之間。
6.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:第一輸出晶體管的集電極連接到第一電源電壓。
7.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:連接在第一電源端和第二電源端之間的發射極耦合邏輯電路包括:多級控制閉合電路,每個級別的控制閉合電路包括一對將各自的發射極端子連接在一起的晶體管,并且該對晶體管中一個用于接收同相輸入,一個用于接收反相輸入;一對連接在多級控制閉合電路和第一電源端之間的負載電阻;一個電流源,該電流源包含多個通過導電通路串聯連接的PN結;一個供流電阻,其一端與一個控制閉合電路相連,另一端與PN結相連,并且PN結的另一端與第一電源端相連,第一電源端連接到第一電源電壓,供流電阻的另一端通過一個阻尼電阻連接到第二電源端,而第二電源端連接到第二電源電壓。
8.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:多個PN結包括一個二極管、一個晶體管的基極-發射極結和一個第二二極管;第一和第二二極管由集電極和基極短接的晶體管組成。
9.根據權利要求1所述的一種串聯門控發射極耦合邏輯電路,其特征是:連接在第一電壓源和第二電壓源之間的發射極耦合邏輯電路包括:多級控制閉合電路,每個級別的控制閉合電路包括一對將各自的發射極端子連接在一起的晶體管,并且該對晶體管中一個用于接收同相輸入,一個用于接收反相輸入;一對連接在多級控制閉合電路和第一電壓源之間的負載電阻;一個電流源,該電流源包括一個電流源電阻和一個阻尼電阻,阻尼電阻串聯在晶體管對中一個晶體管的發射極終端和電壓源之間,電流源還包括多個串聯到導電通路之間的PN結,并且導電通路延伸到第一電壓源和電流源電阻與阻尼電阻的公共節點之間。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于蘇州貝克微電子有限公司,未經蘇州貝克微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310612734.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:鐵-碳微電解預處理含肼及其衍生物廢水的方法
- 下一篇:一種萬向真空吸盤滑臺





