[發明專利]一種具有可編程功能的多相位時鐘產生電路在審
| 申請號: | 201310462282.2 | 申請日: | 2013-09-29 |
| 公開(公告)號: | CN104113326A | 公開(公告)日: | 2014-10-22 |
| 發明(設計)人: | 劉簾曦;趙楊;朱樟明;楊銀堂;劉雄 | 申請(專利權)人: | 西安電子科技大學 |
| 主分類號: | H03L7/08 | 分類號: | H03L7/08 |
| 代理公司: | 北京銀龍知識產權代理有限公司 11243 | 代理人: | 許靜;黃燦 |
| 地址: | 710071*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 具有 可編程 功能 多相 時鐘 產生 電路 | ||
1.一種具有可編程功能的多相位時鐘產生電路,其特征在于,包括多相位時鐘產生電路和可編程相位選擇電路;
所述多相位時鐘產生電路包括壓控延遲線、鑒相器、電荷泵、低通濾波器、偏置電壓產生器,其中,
所述壓控延遲線,包括多個相互串聯的相同的壓控延遲單元,輸入端接入外界參考時鐘,輸出端輸出延遲時鐘信號;
所述鑒相器,用于對外界參考時鐘和所述延遲時鐘信號進行鑒相,并輸出上升信號和下降信號;
所述電荷泵,用于根據所述上升信號和所述下降信號,對所述低通濾波器執行充放電操作;
所述偏置電壓產生器,用于被所述低通濾波器輸出的電壓控制,而為所述壓控延遲單元提供可調的偏置電壓,以控制延遲大小;
所述可編程相位選擇電路,用于根據輸入其的來自所述多個壓控延遲單元的時鐘信號,產生相位可調的輸出時鐘信號。
2.如權利要求1所述的具有可編程功能的多相位時鐘產生電路,其特征在于,所述低通濾波器包括低通濾波電容;
所述低通濾波電容,第一端分別于所述電荷泵和所述偏置電壓產生器連接,第二端接地。
3.如權利要求2所述的具有可編程功能的多相位時鐘產生電路,其特征在于,所述電荷泵包括上升電流源、第一開關電路、第二開關電路、運算放大電路、下降電流源和輔助電容,其中,
所述第一開關電路包括:
第一開關單元,控制端接入所述下降信號,輸入端接入所述上升電流源,輸出端與第一節點連接,用于當所述下降信號為高電平時導通所述上升電流源和所述第一節點;
以及,第二開關單元,控制端接入所述上升信號,所述輸入端接入所述上升電流源,輸出端與第二節點連接,用于當所述上升信號為高電平時導通所述上升電流源和所述第二節點;
所述第二開關電路包括:
第三開關單元,控制端接入所述上升信號,輸入端與所述第一節點連接,輸出端與所述下降電流源連接,用于當所述上升信號為高電平時導通所述第一節點和所述下降電流源的連接;
以及,第四開關單元,控制端接入所述下降信號,輸入端與所述第二節點連接,輸出端與所述下降電流源連接,用于當所述下降信號為高電平時導通所述第二節點和所述下降電流源;
所述運算放大器,正相輸入端與所述第二節點連接,反相輸入端與所述第一節點連接,輸出端與所述反相輸入端連接;
所述第一節點通過所述輔助電容接地,所述第二節點與所述低通濾波電容的第一端連接。
4.如權利要求3具有可編程功能的多相位時鐘產生電路,其特征在于,
所述第一開關單元,包括:
第一NMOS晶體管,柵極接入所述下降信號,源極與所述上升電流源連接;
所述第一PMOS晶體管,柵極接入與所述下降信號反相的信號,漏極與所述上升電流源連接,源極與所述第一NMOS晶體管的漏極連接;
第二NMOS晶體管,柵極接入高電平,源極與所述第一NMOS晶體管的漏極連接,漏極與所述第一節點連接;
第二PMOS晶體管,柵極接地,源極與所述第一節點連接,漏極與所述第二NMOS晶體管的源極連接。
5.如權利要求4具有可編程功能的多相位時鐘產生電路,其特征在于,
所述第二開關單元,包括:
第三NMOS晶體管,柵極接入所述上升信號,源極與所述上升電流源連接;
所述第三PMOS晶體管,柵極接入與所述上升信號反相的信號,漏極與所述上升電流源連接,源極與所述第三NMOS晶體管的漏極連接;
第四NMOS晶體管,柵極接入高電平,源極與所述第三NMOS晶體管的漏極連接,漏極與所述第二節點連接;
第四PMOS晶體管,柵極接地,源極與所述第二節點連接,漏極與所述第四NMOS晶體管的源極連接。
6.如權利要求5具有可編程功能的多相位時鐘產生電路,其特征在于,
所述第三開關單元,包括:
第五NMOS晶體管,柵極接入高電平,源極與所述第一節點連接;
所述第五PMOS晶體管,柵極接地,漏極與所述第一節點連接,源極與所述第五NMOS晶體管的漏極連接;
第六NMOS晶體管,柵極接入所述上升信號,源極與所述第五NMOS晶體管的漏極連接,漏極與所述下降電流源連接;
第六PMOS晶體管,柵極接入與所述上升信號反相的信號,源極與所述下降電流源連接,漏極與所述第六NMOS晶體管的源極連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安電子科技大學,未經西安電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310462282.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種直接數字頻率合成器
- 下一篇:柵極電壓產生電路





