[發(fā)明專利]一種串行總線系統(tǒng)有效
| 申請(qǐng)?zhí)枺?/td> | 201310329006.9 | 申請(qǐng)日: | 2013-07-31 |
| 公開(公告)號(hào): | CN103412845A | 公開(公告)日: | 2013-11-27 |
| 發(fā)明(設(shè)計(jì))人: | 陳安軍;詹永衛(wèi);戰(zhàn)云;王峰 | 申請(qǐng)(專利權(quán))人: | 中國電子科技集團(tuán)公司第四十一研究所 |
| 主分類號(hào): | G06F13/40 | 分類號(hào): | G06F13/40 |
| 代理公司: | 濟(jì)南舜源專利事務(wù)所有限公司 37205 | 代理人: | 王連君 |
| 地址: | 266555 山東省*** | 國省代碼: | 山東;37 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 串行 總線 系統(tǒng) | ||
1.一種串行總線系統(tǒng),其特征在于,包括主控制器、串行總線和若干個(gè)控制節(jié)點(diǎn);串行總線由標(biāo)準(zhǔn)SPI總線的SLCK串行時(shí)鐘線、MOSI數(shù)據(jù)線、MISO數(shù)據(jù)線和三條控制線組成;每個(gè)控制節(jié)點(diǎn)上伸出的六條線纜分別與串行總線上的六條線纜對(duì)應(yīng)連接;每個(gè)控制節(jié)點(diǎn)上設(shè)置有多個(gè)器件;主控制器通過三條控制線向控制節(jié)點(diǎn)的節(jié)點(diǎn)控制器發(fā)送相應(yīng)的控制字CTRL_WORD選擇標(biāo)準(zhǔn)SPI總線上傳輸?shù)膬?nèi)容、或設(shè)置各控制節(jié)點(diǎn)的節(jié)點(diǎn)寄存器。
2.根據(jù)權(quán)利要求1所述的一種串行總線系統(tǒng),其特征在于,所述節(jié)點(diǎn)控制器,包括總線控制單元、節(jié)點(diǎn)地址比較單元、寄存器地址邏輯單元和器件地址邏輯單元,節(jié)點(diǎn)地址比較單元、寄存器地址邏輯單元和器件地址邏輯單元分別與總線控制單元相連;串行總線上的SLCK串行時(shí)鐘線、MOSI數(shù)據(jù)線、MISO數(shù)據(jù)線分別連接到總線控制單元上,串行總線上的三條控制線經(jīng)譯碼邏輯單元后連接到總線控制單元上;寄存器地址邏輯單元還與節(jié)點(diǎn)寄存器相連,器件地址邏輯單元還與器件相連。
3.根據(jù)權(quán)利要求2所述的一種串行總線系統(tǒng),其特征在于,所述總線控制單元與節(jié)點(diǎn)寄存器之間設(shè)置有串并變換單元,用于完成總線控制單元與節(jié)點(diǎn)寄存器之間串行數(shù)據(jù)和并行數(shù)據(jù)的雙向轉(zhuǎn)換。
4.根據(jù)權(quán)利要求1所述的一種串行總線系統(tǒng),其特征在于,所述標(biāo)準(zhǔn)SPI總線上傳輸?shù)膬?nèi)容,包括尋址目標(biāo)控制節(jié)點(diǎn)、尋址目標(biāo)器件、方向由主控制器到目標(biāo)器件的數(shù)據(jù)傳輸、方向由目標(biāo)器件到主控制器的數(shù)據(jù)傳輸、以及數(shù)據(jù)傳輸?shù)拈_始和結(jié)束命令。
5.根據(jù)權(quán)利要求4所述的一種串行總線系統(tǒng),其特征在于,主控制器發(fā)送控制字CTRL_WORD=“101”,主控制器通過標(biāo)準(zhǔn)SPI總線向控制節(jié)點(diǎn)發(fā)送指令設(shè)置各控制節(jié)點(diǎn)的節(jié)點(diǎn)寄存器。
6.根據(jù)權(quán)利要求4所述的一種串行總線系統(tǒng),其特征在于,主控制器發(fā)送控制字CTRL_WORD=“000”,主控制器寫節(jié)點(diǎn)地址,該節(jié)點(diǎn)地址通過標(biāo)準(zhǔn)SPI總線傳輸?shù)礁骺刂乒?jié)點(diǎn)處并與各控制節(jié)點(diǎn)的節(jié)點(diǎn)寄存器中存儲(chǔ)的預(yù)設(shè)節(jié)點(diǎn)地址作比較,選擇節(jié)點(diǎn)地址與預(yù)設(shè)節(jié)點(diǎn)地址相同的控制節(jié)點(diǎn)作為目標(biāo)控制節(jié)點(diǎn)。
7.根據(jù)權(quán)利要求6所述的一種串行總線系統(tǒng),其特征在于,主控制器發(fā)送控制字CTRL_WORD=“001”,主控制器寫器件地址,該器件地址通過標(biāo)準(zhǔn)SPI總線傳輸?shù)侥繕?biāo)控制節(jié)點(diǎn)的各器件處并與各器件中存儲(chǔ)的預(yù)設(shè)器件地址作比較,選擇器件地址與預(yù)設(shè)器件地址相同的器件作為目標(biāo)器件。
8.根據(jù)權(quán)利要求7所述的一種串行總線系統(tǒng),其特征在于,主控制器發(fā)送控制字CTRL_WORD=“010”,主控制器通過標(biāo)準(zhǔn)SPI總線向目標(biāo)器件寫數(shù)據(jù),數(shù)據(jù)采用單字節(jié)或多字節(jié)傳輸。
9.根據(jù)權(quán)利要求7所述的一種串行總線系統(tǒng),其特征在于,主控制器發(fā)送控制字CTRL_WORD=“011”,主控制器通過標(biāo)準(zhǔn)SPI總線從目標(biāo)器件讀數(shù)據(jù),數(shù)據(jù)采用單字節(jié)或多字節(jié)傳輸。
10.根據(jù)權(quán)利要求7所述的一種串行總線系統(tǒng),其特征在于,主控制器發(fā)送控制字CTRL_WORD=“110”,主控制器通過標(biāo)準(zhǔn)SPI總線向目標(biāo)器件傳輸“1”,數(shù)據(jù)傳輸開始,或主控制器通過標(biāo)準(zhǔn)SPI總線向目標(biāo)器件傳輸“0”,數(shù)據(jù)傳輸結(jié)束。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國電子科技集團(tuán)公司第四十一研究所,未經(jīng)中國電子科技集團(tuán)公司第四十一研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310329006.9/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 串行式內(nèi)存的直接執(zhí)行系統(tǒng)及方法
- 模塊化對(duì)象串行化體系結(jié)構(gòu)
- 用于高速數(shù)據(jù)輸入/輸出的半導(dǎo)體存儲(chǔ)器件
- 對(duì)串行信號(hào)進(jìn)行測(cè)試的數(shù)據(jù)處理設(shè)備及方法
- 一種串行總線式條碼解碼芯片以及條碼解碼裝置
- 一種串行總線式條碼解碼芯片以及條碼解碼裝置
- 通用串行總線主機(jī)、設(shè)備及信息傳輸方法
- 串行閃存控制器、串行閃存及其執(zhí)行的方法
- 一種微控制器的串行接口與仿真調(diào)試接口復(fù)用方法及裝置
- 信號(hào)傳輸系統(tǒng)
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級(jí)總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法





