[發明專利]一種數字信號處理器的編譯器有效
| 申請號: | 201310282726.4 | 申請日: | 2013-07-05 |
| 公開(公告)號: | CN103440155A | 公開(公告)日: | 2013-12-11 |
| 發明(設計)人: | 孔泉 | 申請(專利權)人: | 萬高(杭州)科技有限公司 |
| 主分類號: | G06F9/45 | 分類號: | G06F9/45 |
| 代理公司: | 上海和躍知識產權代理事務所(普通合伙) 31239 | 代理人: | 孟建勇 |
| 地址: | 310051 浙江省杭*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 數字信號 處理器 編譯器 | ||
1.一種數字信號處理器的編譯器,包括依次串接的語法檢查單元、編譯單元、第一級鏈接器、優化單元、運算步排布器及第二級鏈接器,其中語法檢查單元在編譯單元進行代碼編譯之前進行語法檢查,保證用戶輸入的模型可被編譯并且可被鏈接;編譯單元首先讀取語法檢查單元經語法檢查后的模型描述文件,將之編譯出DSP適用的匯編級別代碼輸出至第一級鏈接器,第一級鏈接器把編譯單元輸出的匯編代碼鏈接起來,找出同步數據信息,生成各個頻率下函數的鏈接關系;優化單元對第一級鏈接器輸出的數據進行一次優化以減小其體積,運算步排布器完成每個頻率下的編排之后需要根據情況鏈接上同步寄存器操作,完成需在每個頻率下運算的相關代碼,第二級鏈接器將運算步排布器排布之后的鏈表進行二次的鏈接,插入分頻跳轉指令,最終完成整體DSP代碼的鏈接,最后輸出處理器適用的微代碼。
2.如權利要求1所述的數字信號處理器的編譯器,其特征在于:編譯單元有如下數學模型可提供:數制轉換、RAM訪問、PGA放大器模型、加減法、乘法、除法、開方、比較器模型、比差校正模塊、CIC積分器、微分器、半帶濾波器、帶通濾波器及基波增益補償模塊等。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于萬高(杭州)科技有限公司,未經萬高(杭州)科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310282726.4/1.html,轉載請聲明來源鉆瓜專利網。





